아날로그및디지털회로설계실습예비보고서11-카운터 설계
- 최초 등록일
- 2020.03.29
- 최종 저작일
- 2019.11
- 6페이지/
어도비 PDF
- 가격 1,200원

판매자쪼리 (본인인증회원)
45회 판매
소개글
"아날로그및디지털회로설계실습예비보고서11-카운터 설계"에 대한 내용입니다.
목차
1. 실습목적
2. 실습 준비물
3. 설계실습 계획서
1) 4진 비동기 카운터
2) 8진 비동기 카운터 설계
3) 10진 비동기 카운터 설계
4) 16진 동기 카운터 회로도
본문내용
1. 실습목적
JK Flip Flop을 이용한 동기식, 비동기식 카운터를 설계해 보고 리셋 기능을 이용하여 임의의 진수의 카운터를 제작할 수 있는 능력을 배양한다. 또한 chattering 방지 회로에 대하여 학습한다.
2. 실습 준비물
<부품>
JK Flip Flop 74HC73 : 4개
NAND gate 74HC00 : 4개
NOR gate 74HC02 : 2개
AND gate 74HC08 : 2개
OR gate 74HC32 : 2개
LED BL-R2131H(743GD) : 4개
Switch : 1개
저항 330Ω, 1/2W, 5% : 4개
<사용장비>
오실로스코프 (Oscilloscope) : 1대
브레드보드 (Bread board) : 1개
파워서플라이 (Power supply) : 1대
함수발생기 (Function generator) : 1대
점퍼선 : 다수
<사전학습>
JK Flip Flop은 clock의 rising edge 때 값이 변하도록 설계할 수도 있고 falling edge 때 값이 변화하도록 설계할 수도 있다. (74LS73 칩의 경우 falling edge에서 값이 변한다.) CLR핀은 다른 입력 핀의 상태에 관계없이 CLR = Low면 Q = Low가 되고 CLR = High면 우리가 알고있는 JK Flip Flop의 동작 방식과 동일하다.
참고 자료
없음