서울시립대학교 전자전기컴퓨터설계실험2 제03주 Lab02 Post

최초 등록일
2017.09.04
최종 저작일
2016.09
9페이지/워드파일 MS 워드
가격 1,300원 할인쿠폰받기
판매자lp**** (본인인증회원) 2회 판매
다운로드
장바구니

목차

I. Expected Results
II. Results
III. Discussion
IV. Conclusion
V. Reference

본문내용

 ISE Design Tool을 이용하여 AND Gate 및 1 bit Full-Adder를 설계하여, Combo-Ⅱ SE Board에서 동작을 확인 하였다. 이를 통해 Schematic 설계를 숙달할 수 있었으며, 실험을 통해 Development Tool의 작동 원리와 Programming 흐름에 대해 이해할 수 있었다. 또한 AND Gate와 1-bit Full Adder의 동작을 직접 확인해 볼 수 있었다.
 처음 Project를 생성할 때, Top-level Source Type을 Schematic으로 설정하였다. 그 후, 새로운 파일을 추가하면 Top-level source의 하위 항목으로 들어가며, 프로젝트가 실행되는 Runtime에는 추가한 하위 Source File들이 실행된다. 위의 Sequence를 이해하면 다음과 같다.

참고 자료

교안 - Lab#02 『HBE-ComboⅡ-SE』board,Lab#02 『Xilinx Spartan3』FPGA chip,『ISE』digital design tool, 서울시립대학교.
Datasheet - HBE-Combo II-SE VHDL과 Verilog HDL을 이용한 디지털 논리 회로 설계-XILINX-090508, 한백전자 기술연구소.

자료문의

ㆍ이 자료에 대해 궁금한 점을 판매자에게 직접 문의 하실 수 있습니다.
ㆍ상업성 광고글, 욕설, 비방글, 내용 없는 글 등은 운영 방침에 따라 예고 없이 삭제될 수 있습니다.
ㆍ다운로드가 되지 않는 등 서비스 불편사항은 고객센터 1:1 문의하기를 이용해주세요.

판매자 정보

lp****
(본인인증회원)
회원 소개글이 없습니다.
판매지수
ㆍ판매 자료수
21
ㆍ전체 판매량
71
ㆍ최근 3개월 판매량
0
ㆍ자료후기 점수
평균 B
ㆍ자료문의 응답률
받은문의없음
판매자 정보
ㆍ학교정보
  • 비공개
ㆍ직장정보
  • 비공개
ㆍ자격증
  • 비공개
  • 위 정보 및 게시물 내용의 진실성에 대하여 해피캠퍼스는 보증하지 아니하며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
    위 정보 및 게시물 내용의 불법적 이용, 무단 전재·배포는 금지되어 있습니다.
    저작권침해, 명예훼손 등 분쟁요소 발견시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.

    찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

    더보기
    우수 콘텐츠 서비스 품질인증 획득
    최근 본 자료더보기
    서울시립대학교 전자전기컴퓨터설계실험2 제03주 Lab02 Post