총 16개
-
슈미트 트리거 회로 특성 분석 및 정궤환 회로 실험2025.11.131. 슈미트 트리거 회로 연산증폭기를 사용한 정궤환 회로로 구성된 슈미트 트리거는 히스테리시스 특성을 가지는 비선형 회로이다. 입력 전압이 상한 임계값(V_TH)을 넘으면 출력이 +V_sat으로 스위칭하고, 하한 임계값(V_TL)을 넘으면 -V_sat으로 스위칭한다. 이러한 히스테리시스 특성으로 인해 노이즈가 포함된 입력 신호에서도 출력의 안정성을 보장할 수 있다. 저항값을 조절하여 히스테리시스 간격을 제어할 수 있으며, V_TH와 V_TL은 저항값에 비례한다. 2. 연산증폭기의 출력 스윙 범위 실제 OP-AMP 소자의 출력 스윙 ...2025.11.13
-
아주대학교 A+전자회로실험 실험4 예비보고서2025.05.091. 정궤환 회로 실험 목적은 연산 증폭기를 사용하여 정궤환 회로를 구성하고, 슈미트 트리거(Schmitt trigger) 회로, 사각파 발생 회로의 구성과 역할에 대해 알아보는 것입니다. 회로를 구성하여 각 경우에 대한 V_TL, V_TH, +V_sat, -V_sat을 측정하여 이들이 의미하는 바를 알아보고, 이론에서 배운 내용을 실험을 통해 증명하는 것이 목표입니다. 2. 슈미트 트리거 회로 슈미트 트리거 회로는 일반적인 소자(V_ILmax, V_IHmin)와 다르게 V_TL, V_TH라는 threshold가 있습니다. 출력이 ...2025.05.09
-
연산 증폭기 실험 결과보고서2025.11.161. 연산 증폭기 (Operational Amplifier) 741 op amp를 사용하여 기본 회로를 구성하고 입력 전압에 따른 출력을 측정했다. -5V부터 5V까지의 입력에 대해 실제 입력값과 출력값을 기록하였으며, 저항값을 변경하여 실험을 반복했다. 입력과 출력의 관계를 그래프로 표현하고 증폭률(gain)을 계산하여 이론값과 비교 분석했다. 반전 입력에 입력을 가했을 때 측정 전압의 부호가 바뀌는 것을 확인했다. 2. 합산 증폭기 (Summing Amplifier) 741 op amp를 사용하여 두 개의 입력 회로를 구성했다....2025.11.16
-
건국대학교 전기전자기초실험2 연산증폭기3 예비레포트 결과레포트2025.01.291. 영전위 검출 회로 그림 1-1의 영전위 검출 회로에서 (-) 반주기 전압이 출력되려면 회로를 수정하여 +5V에 연결된 50k옴 저항을 -5V에 연결하거나, +와 -단자를 반대로 연결하면 된다. 2. 윈도우 비교기 회로 그림 2의 윈도우 비교기 회로에서 입력 전압이 -0.1~0.1V일 때 출력 전압이 High가 되도록 하려면 위쪽 비교기와 아래쪽 비교기에 모두 전압분배로 0.1V가 걸리도록 저항을 바꿔주면 된다. 또는 저항을 49k, 1k옴으로 설정하여 비교기에 걸리는 전압을 조절할 수 있다. 3. 슈미트 트리거 회로 그림 3의...2025.01.29
-
ALUs (Arithmetic logic units)를 이용한 다기능 디지털 시계 설계2025.05.101. 디지털 시계 디지털 시계의 핵심 기능은 정확한 시간 표시, 시간 측정, 시간 설정 및 알람 기능입니다. 이 프로젝트에서는 7 segment와 다양한 기본 소자들(and gate, 스위치, 10진 카운터와 6진 카운터, 555 타이머, 4020 등)을 사용하여 시/분/초 표시, 시간 변경, 디지털 스탑워치, 디지털 타이머 기능을 구현하였습니다. 카운터 회로, 발진 회로, 디코더 회로 등을 활용하여 각 기능을 구현하였고, 시뮬레이션과 실제 제작을 통해 성능을 검증하였습니다. 2. 디지털 스탑워치 디지털 스탑워치 구현을 위해 555...2025.05.10
-
전기전자공학실험-비교기 회로의 동작 및 발진기 회로2025.11.121. 비교기 회로(Comparator Circuit) 비교기 회로는 두 개의 입력전압을 비교하여 논리레벨을 출력하는 회로이다. 비반전(+)입력이 반전(-)입력보다 크면 고전압을 출력하고, 작으면 저전압을 출력한다. 비교기 IC는 빠른 스위칭 능력과 잡음 강인성을 가지고 있어 회로구성에 적합하다. 339 비교기 IC는 하나의 칩에 4개의 비교기 소자를 포함하며, 윈도우 검출기로도 사용될 수 있다. 윈도우 검출기는 입력전압이 특정 범위 내에 있는지를 검출하는 회로이다. 2. 윈-브리지 발진기(Wien-Bridge Oscillator) ...2025.11.12
-
연산 증폭기(Op Amp) 실험 결과 보고서2025.11.161. 연산 증폭기(Operational Amplifier, Op Amp) 741 op amp의 기본 회로를 구성하여 입력과 출력의 관계를 확인하는 실험. 비반전 입력 구성에서 증폭률은 -Rf/Ri로 나타나며, Rf와 Ri가 5kΩ일 때 증폭률은 -1, Rf가 10kΩ일 때는 -2가 됨을 확인. 이론적 예측값과 실제 측정값이 일치함을 검증하였고, 음수 부호는 궤환 회로가 비반전 입력에 연결되어 있기 때문임을 파악. 2. 합산 증폭기(Summing Amplifier) 두 개의 입력 신호 A, B를 받아 출력이 -Rf/Ri로 증폭된 두 ...2025.11.16
-
아날로그 및 디지털 회로 설계 실습 결과보고서5 전압제어발진기2025.05.151. 전압제어 발진기 회로 구현 이번 설계실습에서는 BJT와 적분기와 슈미트 트리거를 구현하여 이를 통해 쌍안정회로를 구성하여 전압을 통해 발진 주파수를 제어할 수 있는 전압제어 발진기를 제작하여 실습하였다. 먼저, 슈미트 트리거는 high 값과 low값을 출력으로 나타내는 일종의 analog신호를 digital신호로 바꿔줄 수 있는 회로이다. 이런 회로를 통하여, 인가하는 전압 Vc를 변화시켜가며 변화하는 발진주파수를 확인하였다. 2. 전압제어 발진기 동작 분석 먼저, 입력전압은 0.5V부터 4.5V까지 0.5V씩 일정한 간격으로...2025.05.15
-
아주대학교 A+전자회로실험 실험6 예비보고서2025.05.091. 삼각파 발생회로 실험 목적은 연산 증폭기를 사용한 슈미트 트리거 회로와 적분기를 연결하여 삼각파 및 구형파 발생 회로의 동작 원리를 배우고, 실제 실험을 통해 회로를 구현하여 발진 주파수 f_o를 측정하고 계산식으로 구한 값과 비교하여 이론식을 증명하는 것입니다. 삼각파 발생 회로는 슈미트 트리거 회로와 적분회로로 구성되며, 전원을 인가하면 A1의 출력 전압은 +- V_0,sat 크기의 구형파가 되고, A2는 적분 회로이자 부궤환 회로이므로 삼각파 특성을 갖게 됩니다. 이론적으로 주기는 T_0 = 4RC(R_2/R_1)이고 주...2025.05.09
-
[예비보고서] 5.전압 제어 발진기 (VCO)2025.04.251. 슈미츠 회로의 특성 본 실습에서 IC로 UA741 Op amp를 이용한다. 목적은 전압제어 발진기(VCO: Voltage Controlled Oscillator)를 설계하고 전압을 이용한 발진 주파수의 제어를 확인하는 것이다. 이 때 적분기 회로에 인가되는 전압의 크기에 따라 출력 전압이 일정한 값에 도달하는 시간이 변하는 것을 이용하여 주파수를 제어한다. Large signal voltage gain 로 주어진 UA741의 반전 및 비반전 입력 단자를 virtual short로 간주할 수 있어 일반적인 적분기 회로의 구성에 ...2025.04.25
