
총 1,117개
-
클리핑과 클램핑회로 결과 레포트2025.01.281. 클리핑 회로 클리핑 회로는 인가된 교류 신호의 일부를 자르는 회로로, 저항과 다이오드의 조합으로 구성됩니다. 입력 신호가 구형파인 경우 쉽게 해석할 수 있지만, 정현파나 삼각파인 경우 입력 신호가 계속 변하므로 기본적으로 어떤 순간의 값과 직류 전원 전압의 관계에 따라 출력을 결정합니다. 2. 클램핑 회로 클램핑 회로는 입력 파형의 첨두값을 바꾸지 않고 특정 직류 전압 값만큼 이동시키는 회로입니다. 회로에 다이오드, 저항, 커패시터가 포함되어 있으며, 이동할 직류 전압 값을 조정하기 위해 별도의 직류 전원이 필요합니다. 커패시...2025.01.28
-
미분, 적분 회로 예비보고서2025.01.121. 미분회로 RC 직렬회로에 페이저법을 사용하여 KVL을 적용하면 입력전압 대 저항에 전달되는 출력전압의 비가 RC 시정수가 작을 경우 주파수에 비례하여 증가하는 것을 확인할 수 있다. 입력 구형파, 정현파, 삼각파를 인가했을 때 각각의 출력 파형을 관찰하여 미분회로의 특성을 이해할 수 있다. 2. 적분회로 RC 직렬회로에서 RC 시정수가 클 경우 입력전압 대 커패시터에 걸린 출력전압의 비가 주파수에 반비례하여 감소하는 것을 확인할 수 있다. 입력 구형파, 정현파, 삼각파를 인가했을 때 각각의 출력 파형을 관찰하여 적분회로의 특성...2025.01.12
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 결과보고서 1. Op Amp를 이용한 다양한 Amplifier 설계2025.04.301. Inverting Amplifier 설계 Inverting Amplifier의 설계에서 5의 gain을 얻는 것을 목표로 회로를 설계하였다. Inverting Amplifier의 R2은 경험적 최댓값인 1MΩ으로 설계하였고 R1에 200kΩ을 사용했다. 출력전압은 1Vpp로 gain 5를 만족하였다. Inverting Amplifier의 3dB bandwidth는 149.5kHz, unit gain frequency는 706.83kHz로 측정하였다. 2. Non-Inverting Amplifier 설계 Non-Inverting...2025.04.30
-
전자공학실험 17장 능동 부하가 있는 공통 소오스 증폭기 A+ 예비보고서2025.01.131. 공통 소오스 증폭기 이 실험에서는 정전류원과 전류 거울을 이용한 능동 부하(active load)가 있는 공통 소오스 증폭기(common source amplifier) 회로를 구성하고, 이를 바탕으로 공통 소오스 증폭기의 전압 이득을 구하고자 한다. 능동 부하는 아날로그 증폭기에서 널리 사용되고 있으며, 간단한 공통 소오스 증폭기에 적용함으로써 특성을 정확하게 파악할 수 있다. 2. 소신호 등가회로 공통 소오스 증폭기 회로의 저주파 대역에서의 전압 이득을 구하기 위해 소신호 등가회로를 그리면 전압 이득은 A_{V0} =-g_...2025.01.13
-
홍익대학교 디지털논리실험및설계 7주차 예비보고서 A+2025.05.041. S-R Latch와 S'-R' Latch S'-R' Latch는 일종의 메모리 역할을 할 수 있는 device라고 볼 수 있습니다. 즉, 두 가지 상태 (Set, Reset)를 Q에 쓰기도 하고 그 상태를 저장할 수도 있습니다. S-R Latch의 경우 Active HIGH 입력을 가지기 때문에 S'-R' Latch와 반대의 논리 레벨을 사용한다는 점을 제외하고는 유사한 동작을 하게 됩니다. 2. Pulse detector와 CLK Pulse detector 회로의 경우 이론적으로는 CLK에 1이 입력으로 들어오든 0이 입력으...2025.05.04
-
실험 22_연산 증폭기 특성 결과보고서2025.04.281. 연산 증폭기의 전압 이득 실험을 통해 연산 증폭기의 전압 이득을 측정하였다. 입력 전압의 크기가 증가함에 따라 출력 전압의 크기도 증가하는 모습을 보였다. 이를 통해 연산 증폭기의 전압 이득 특성을 확인할 수 있었다. 2. 연산 증폭기의 입력 및 출력 스윙 레벨 실험을 통해 연산 증폭기의 입력 및 출력 스윙 레벨을 측정하였다. 입력 전압의 크기가 증가함에 따라 출력 전압의 크기도 증가하는 모습을 보였다. 이를 통해 연산 증폭기의 입력 및 출력 스윙 레벨 특성을 확인할 수 있었다. 3. 연산 증폭기의 공통 모드 전압 이득 실험을...2025.04.28
-
실험 07_이미터 팔로워 결과보고서2025.04.281. 이미터 팔로워 증폭기 이미터 팔로워는 출력 임피던스가 작기 때문에 작은 부하 저항을 구동하는 데 많이 사용된다. 이 실험에서는 이미터 팔로워의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통하여 확인하고자 한다. 2. BJT 증폭기 구조 BJT를 이용한 기본적인 세 가지 증폭기 중에서 공통 이미터 증폭기를 [실험 06]에서 실험하였다. 이번 실험은 나머지 두 가지 증폭기 구조 중 이미터 팔로워에 대한 실험이다. 3. 이미터 팔로워 회로 분석 실험을 통해 이미터 팔로워 회로의 DC 조건, 입력-출력 전달 특성, ...2025.04.28
-
전자계산시 논리회로에서 조합논리회로와 순서논리회로의 차이점2025.01.031. 조합 논리회로 조합 논리회로는 현재의 입력 값만으로 출력 값이 결정되는 논리회로로 입력, 논리 게이트, 출력으로 구성된다. 출력 값은 0과 1의 조합 함수이며 기억회로를 가지지 않는다. 조합논리회로의 종류에는 반가산기, 반감산기, 전가산기, 전감산기가 있다. 2. 순서 논리회로 순서논리회로는 이전의 출력 값과 현재의 입력 값에 따라 출력이 결정되는 회로이기 때문에 기억장치가 반드시 필요하다. 플립플롭은 1비트를 기억하는 논리회로로 동기식과 비동기식으로 구분된다. 순서논리회로에는 RS플립플롭, JK플립플롭, T플립플롭 등이 있다...2025.01.03
-
[전자공학응용실험]14주차_10차실험_실험28 아날로그-디지털 변환기_예비레포트_A+2025.01.291. 아날로그-디지털 변환기 이 실험에서는 아날로그 신호를 디지털 신호로 변환해주는 아날로그-디지털 변환기(analog-to-digital converter)의 기본 동작 원리 및 성능 파라미터를 이해하고, 실제 회로를 구성하여 이론적인 내용을 확인하고자 한다. 해상도, 동작 속도, 신호 대 잡음비, 비선형성 등의 개념을 이해하고, 회로를 구성하여 성능을 측정한다. 2. 아날로그-디지털 변환 과정에서 발생한 오차 아날로그 신호를 디지털로 변환 시 양자화 오차가 발생할 수밖에 없다. 이 양자화 오차 또는 양자화 잡음이 결국 출력 신호...2025.01.29
-
8주차 결과 보고서 6장 연산 증폭기와 그 용용2025.05.031. 연산 증폭기 실험 보고서에서는 연산 증폭기의 전압 이득, 입력 저항, 출력 저항 등의 특성을 측정하고 분석하였습니다. 연산 증폭기의 이상적인 특성인 무한대의 전압 이득, 무한대의 입력 저항, 0의 출력 저항 등을 확인하였습니다. 또한 반전 증폭기와 비반전 증폭기 회로를 구현하고 그 특성을 분석하였습니다. 2. 전압 이득 측정 실험에서는 다양한 입력 전압에 대한 출력 전압을 측정하여 전압 이득을 계산하였습니다. 이를 통해 연산 증폭기의 전압 이득 특성을 확인할 수 있었습니다. 3. 반전 증폭기 실험에서는 반전 증폭기 회로를 구현...2025.05.03