
총 68개
-
전자계산시의 논리회로에서 조합논리회로와 순서논리회로의 차이점 및 특징2025.04.271. 조합 논리회로 조합 논리회로는 입력 신호만을 이용하여 출력을 결정하는 회로로, AND, NOT, OR, XOR 등을 기본으로 하여 논리 연산을 수행합니다. 조합 논리 회로는 입력 신호를 통해 출력을 결정하므로 기억 기능이 없으며, 반가산기, 반감산기, 전가산기, 전감산기 등의 종류와 특징을 지니고 있습니다. 2. 순서 논리회로 순서 논리는 조합 논리회로와는 달리 외부로부터 받는 입력과 현재의 상태에 따라 출력이 결정되는 회로로, 기억 장치가 필요합니다. 즉, 순서 논리회로는 입력 신호뿐만 아니라 현재의 내부 상태 값에도 의존하...2025.04.27
-
홍익대학교 디지털논리실험및설계 5주차 예비보고서 A+2025.05.041. 전가산기 전가산기는 2개의 입력 비트와 입력 캐리를 받아 합의 출력과 출력 캐리를 발생합니다. 즉, 기본적으로 전가산기는 1비트 크기의 2진수 3개를 입력으로 받아서 그것들의 이진 덧셈 결과를 출력하는 시스템이라고 생각할 수 있습니다. 전가산기의 진리표로부터 합의 출력 (Σ) = (A XOR B) XOR C(in)이고 출력 캐리 (C(out)) = (A AND B) OR {(A XOR B) AND C(in)}이 됩니다. 따라서 [그림 2]의 회로는 전가산기로 동작하게 됩니다. 2. 반가산기 반가산기는 1비트 크기의 2진수 2개...2025.05.04
-
아날로그 및 디지털 회로 설계실습 결과보고서72025.01.171. 논리 게이트 회로 구현 논리 게이트 소자를 이용하여 NAND, NOR, XOR 게이트 회로를 구현하고 진리표와 실험 결과를 비교하였다. NAND 게이트만을 사용하여 AND, OR, NOT 게이트의 등가회로를 구성할 수 있음을 확인하였다. 또한 NAND, NOT 게이트를 사용하여 3입력 NAND 게이트의 등가회로를 구성할 수 있음을 확인하였다. 2. 게이트 회로의 시간 지연 측정 AND 게이트와 OR 게이트를 직렬로 연결하고 구형파를 입력하여 시간 지연을 측정하였다. 게이트 개수가 증가할수록 시간 지연이 길어지는 것을 확인하였다...2025.01.17
-
기초전자회로실험 (전체리포트)2025.01.181. 전자회로 기본 실험 이번 실험에서는 전자회로의 기본적인 계측기 사용법과 직병렬 회로, 다이오드 회로 설계 및 기판 납땜 실습을 진행했습니다. 저항, 멀티미터, 파워서플라이, 브레드보드 등의 기본 소자와 회로 구성 방법을 익혔고, 전압 분배 법칙, 전류 분배 법칙, KVL, KCL 등 전자회로의 기본 이론을 학습했습니다. 또한 다이오드의 특성과 정류 회로에 대해서도 실험을 진행했습니다. 2. 트랜지스터 특성 실험 2주차에는 트랜지스터의 종류와 리드선 확인, 트랜지스터 회로 구성 및 전압/전류 측정 실험을 진행했습니다. 트랜지스터...2025.01.18
-
[A+, 에리카] 2021-1학기 논리설계및실험 디지털IC 개요, 조합논리회로 실험결과보고서2025.05.011. 디지털 논리회로 디지털 논리회로는 아날로그 회로와 달리 불연속적인 값을 가지며, 논리적이고 계산이 용이하여 대부분의 설계에 활용됩니다. 논리회로는 논리 게이트를 이용하여 구성되며, 조합논리회로와 순차논리회로로 구분됩니다. 조합논리회로는 입력에 의해서만 출력이 결정되는 반면, 순차논리회로는 입력과 현재 상태에 따라 출력이 결정됩니다. 본 실험에서는 주어진 진리표를 2 level AND-OR 논리회로와 NAND 게이트만을 이용하여 구현하는 것을 목적으로 합니다. 2. 부울 대수 부울 대수는 이진 변수의 논리 동작을 다루는 산술연산...2025.05.01
-
[예비보고서]중앙대학교 아날로그및디지털회로설계실습 위상 제어 루프(PLL)2025.05.101. 위상 제어 루프(PLL) 위상 제어루프(PLL)는 전압제어 발진기의 출력 위상을 입력 신호의 위상과 비교하여 입출력의 위상 차이를 이용하여 전압제어 발진기를 제어하는 피드백 시스템이라고 할 수 있습니다. PLL의 경우 위상 검출기, 루프 필터, 가변 발진기 이 3가지로 구성되어 있으며, 통신 분야에서 폭 넓게 사용됩니다. 2. 위상 검출기 XOR를 이용한 위상 검출기의 경우 V1과 V2의 위상 차이가 변화에 따른 Vout전압의 평균값 특성은 이론부와 같이 주기적인 파형의 주기를 갖습니다. XOR를 이용한 위상 검출기는 대부분 ...2025.05.10
-
A+ 연세대학교 기초아날로그실험 4주차 예비레포트2025.05.101. PN 접합 반도체는 도체와 부도체 사이에 있는 물질로, 주로 실리콘(Si)이나 저마늄(Ge)으로 이루어져 있다. 순수 반도체에는 자유전자가 없어 전기가 잘 통하지 않는데, 이를 해결하기 위해 13족 또는 15족 원소를 섞어 P형 반도체와 N형 반도체를 만든다. P형 반도체는 양공을, N형 반도체는 자유전자를 주요 캐리어로 사용한다. PN 접합을 하면 전자와 양공이 확산되어 전기장이 형성되며, 이 상태를 평형 상태라고 한다. 순방향 바이어스와 역방향 바이어스에 따라 PN 접합의 전류-전압 특성이 달라진다. 2. 다이오드 다이오드...2025.05.10
-
전기및디지털회로실험 실험 3. 부울대수와 논리조합 예비보고서2025.05.101. 부울대수 부울대수(Boolean algebra)는 1 또는 0의 값에 대해 논리 동작을 다루는 대수입니다. 부울대수 연산자에는 논리합, 논리곱, 부정 연산자가 있습니다. 부울대수는 일반 대수와 규칙이 다르며, 관련 법칙과 정리가 있습니다. 동일 법칙, 지배 법칙, 등멱 법칙, 부정 법칙, 교환 법칙, 결합 법칙, 분배 법칙, 드 모르간 법칙, 이중 부정 법칙 등이 있습니다. 2. 드 모르간 법칙 드모르강의 정리는 변수의 합이나 곱의 형태를 서로 바꾸어가며 식을 단순화하는데 유용하게 사용됩니다. 드모르강의 제1법칙은 AxB의 보...2025.05.10
-
디지털공학개론 - 디지털 공학을 설명하고 2-입력 부울함수를 사용하여 2-입력 부울함수 곱셈을 구현하시오2025.01.181. 디지털 공학 개론 디지털 공학은 디지털 신호를 처리하고 전송하는 시스템을 설계하고 분석하는 학문이다. 디지털 신호는 이산적 값을 가지며, 대부분의 경우 이진수(0과 1)로 표현된다. 디지털 공학은 전자 공학, 컴퓨터 공학, 통신 공학 등 여러 학문과 밀접한 관련이 있다. 디지털 시스템은 디지털 회로를 통해 구현되며, 이러한 회로는 논리 게이트를 기반으로 구성된다. 논리 게이트는 AND, OR, NOT 등의 기본 연산을 수행하는 회로 요소로, 이들은 부울 대수에 기반을 둔다. 2. 2-입력 부울함수 개념 2-입력 부울함수는 두 ...2025.01.18
-
[A+] 중앙대학교 아날로그및디지털회로설계실습 결과보고서 9. 4-bit Adder 회로 설계2025.04.291. 조합 논리 회로 조합 논리 회로란, 논리 회로에서 그 출력이 생각하고 있는 시점에서의 회로 입력 값만으로 정해지는 회로를 의미한다. 본 실습 9에서는 이러한 조합 논리 회로의 예로 두 개 이상의 수를 입력하여 이들의 합을 출력으로 나타내는 회로인 가산기 회로를 설계해보았다. 본 실습 9를 통해 조합논리회로의 예시인 전가산기의 동작과 기능에 대해 학습할 수 있다. 2. 전가산기 회로 설계 첫 번째 실험으로, AND/OR gate를 이용하여 전가산기를 설계한 결과, 전가산기 진리표와 동일하게 동작하는 것을 확인할 수 있었다. 두 ...2025.04.29