
총 401개
-
[A+]floyd 회로이론 예비레포트_10 직,병렬 조합회로(LTspice 시뮬레이션)2025.05.131. 직렬회로와 전압분배법칙 직렬회로의 등가저항을 계산하고 전압분배법칙을 적용하여 각 저항에 걸리는 전압을 구할 수 있다. 직렬회로에서 전압은 각 저항에 비례하여 분배된다. 2. 병렬회로와 전류분배법칙 병렬회로의 등가저항을 계산하고 전류분배법칙을 적용하여 각 저항에 흐르는 전류를 구할 수 있다. 병렬회로에서 전압은 모든 저항에 동일하게 걸리며, 전류는 각 저항의 저항값에 반비례하여 분배된다. 3. 직·병렬 조합회로 해석 직렬과 병렬로 연결된 회로를 등가회로로 대체하여 해석할 수 있다. 등가회로를 이용하면 회로 내의 전류와 전압을 계...2025.05.13
-
7주차 예비 보고서 17장 회로 모의 실험2025.05.011. PSIM과 OrCAD PSpice의 특징 비교 PSIM과 OrCAD PSpice는 회로 시뮬레이션 도구로 각각의 장단점이 있다. PSIM은 전력전자 회로 검증에 적합하며 고조파 및 파형 정보를 제공하지만 제한된 라이브러리와 사용자 친화적 인터페이스가 부족하고 간략화된 소자 모델로 인한 데이터 부정확성이 문제점으로 지적된다. 반면 OrCAD PSpice는 실제 모델을 사용하여 정확성이 높지만 연산 시간이 오래 걸리고 수렴 문제가 발생할 수 있다. 이러한 차이점을 고려하여 시뮬레이션 도구를 선택해야 한다. 2. DC Sweep 해...2025.05.01
-
전기회로설계실습 4장 결과보고서2025.01.201. Thevenin 등가회로 설계 Thevenin 등가회로를 설계, 제작, 측정하여 원본 회로 및 이론값과 비교하였다. 원본 회로의 R_L에 걸리는 전압을 측정하고 전류를 계산하였으며, Thevenin 등가회로의 V_Th와 R_Th를 측정하여 부하저항에 걸리는 전압과 전류를 계산하고 비교하였다. 오차의 원인은 주로 회로에 사용된 저항들의 오차와 이론값 계산 과정에서의 반올림 오차였다. 전체적으로 2% 미만의 오차율을 보여 만족스러운 결과였다. 1. Thevenin 등가회로 설계 Thevenin 등가회로 설계는 전기 회로 분석에 있...2025.01.20
-
RL회로에서의 유도 법칙 적용2025.04.281. RL회로에서의 유도전류의 흐름 RL회로에서 기전력을 연결하면 축전기의 전하가 지수함수적으로 나타나며, 유도기 L이 있을 경우 전류가 서서히 증가하거나 감소한다. 유도기는 전류의 변화를 방해하다가 시간이 지나면 일반 도선처럼 작용한다. 2. RL회로에서의 고리 규칙 적용 RL회로에서 고리 규칙을 적용하면 -iR - L(di/dt) + xi = 0의 식을 도출할 수 있다. 이때 저항기를 통과할 때는 -iR의 퍼텐셜 변화가, 유도기를 지날 때는 자체 유도 기전력 xi_L이 생겨 전류의 흐름을 방해한다. 3. RC회로 내 이차 미분방...2025.04.28
-
전기전자개론 실험보고서 직병렬회로 설계 및 휘스톤브릿지2025.05.041. 직렬저항 회로 직렬회로에서 전류 흐름 경로는 하나로 각 저항에 흐르는 전류는 같다. 합성저항은 RT = R1 + R2 + ... + RN이다. 키르히호프의 전압법칙을 이용하여 미지의 전압과 저항을 구할 수 있다. 2. 병렬저항 회로 병렬회로에서 각 저항에 걸리는 전압은 같고 전체전류는 각 저항에 흐르는 전류의 합과 같다. 합성저항은 1/Req = 1/R1 + 1/R2 + ... + 1/RN이다. 키르히호프의 전류법칙을 이용하여 분기점에서 전류의 합을 구할 수 있다. 3. 직병렬 회로 해석 직병렬회로는 직렬회로와 병렬회로의 조합...2025.05.04
-
기초 회로 실험 제 25장 테브닌 정리(예비레포트)2025.01.171. 테브닌 정리 테브닌 정리는 임의의 선형 2단자 회로에서 직렬회로인 테브닌 등가전압과 테브닌의 등가 저항으로 대체 가능하다는 정리입니다. 테브닌 등가전압은 부하 저항을 제거했을 때 양단에 걸리는 전압이고, 테브닌의 등가 저항은 전압원을 단락 시킨 상태에서 개방된 부하의 양 단자의 합성 저항값입니다. 이를 통해 복잡한 회로를 간단한 등가회로로 표현할 수 있습니다. 2. 테브닌 정리를 이용한 비평형 브리지 회로 해석 비평형 브리지 회로에서 테브닌 정리를 이용하면 등가회로를 보다 쉽게 구할 수 있습니다. 부하 저항을 제거한 상태에서의...2025.01.17
-
아주대 전자회로실험 설계3 결과보고서2025.05.091. 최대 출력전압 및 주파수 측정 최대 출력전압(Vpp)은 43.014kHz에서 2.0884Vpp로 나타났습니다. 2. 3dB 감소 주파수 측정 최대 peak 값보다 3dB 감소(0.707) 하는 주파수는 40.918kHz와 45kHz로 측정되었습니다. 3. Center frequency 및 Center frequency gain 측정 Center frequency는 43.014kHz이며 gain은 1.044로 1에 가깝게 나왔습니다. 4. 3dB bandwidth 및 20dB bandwidth 측정 3dB bandwidth는 4...2025.05.09
-
RL회로 내 유도 법칙 적용2025.04.281. RL회로에서의 유도전류의 흐름 RL회로에서 기전력을 연결하면 축전기의 전하가 지수함수적 형태로 표현됩니다. 유도기(L)가 있을 경우 전류가 서서히 증가하거나 감소하며, 유도기의 존재로 인해 전류는 평형값인 xi/R보다 작습니다. 시간이 지남에 따라 회로에 흐르는 전류는 xi/R에 수렴합니다. 2. RL회로에서의 고리 규칙 적용 RL회로에서 스위치 S를 a에 연결하면 전류가 시계 방향으로 흐르게 됩니다. 전류가 저항기(R)를 통과할 때 -iR의 퍼텐셜 변화가 생기며, 유도기(L)를 지날 경우 자체 유도기전력(xi_L)이 생겨 전...2025.04.28
-
[A+]floyd 회로이론 예비레포트_25 직렬RC회로(LTspice 시뮬레이션+분석)2025.05.131. 선형소자와 정현파 선형소자(저항, 커패시터, 인덕터 등)들로만 구성된 회로가 어떤 주파수의 정현파로 구동될 때, 그 회로의 출력 파형들 또한 같은 주파수를 갖는 정현파로 나타남. 정현파 전압과 전류의 관계를 보여주기 위해 교류 파형을 페이저 양으로 표시할 수 있으며, 페이저는 정현파의 크기와 위상을 표현하는 데 사용되는 복소수 형태로 나타낼 수 있다. 2. 페이저 회로에서 페이저를 그래프 형태로 나타내면 여러 파형의 크기와 위상관계를 확인할 수 있다. 복소수의 대수식을 사용하여 정현파에 대한 연산이 가능하며, 임피던스도에 있는...2025.05.13
-
3주차 키르히호프 법칙 예비보고서 최종 (1)2025.05.011. 키르히호프의 제1법칙 키르히호프의 제1법칙은 "노드(node)로 들어오는 전류와 흘러나가는 전류는 같다."라는 말로 정의할 수 있다. 이는 회로의 한 부분에 전하가 축적되지 않는 조건에서 어떤 한 지점으로 흘러들어오는 전하의 양과 같은 지점에서 흘러나가는 전하의 양이 같다는 것을 의미한다. 전류는 전하 흐름의 비율이므로 한 지점으로 들어오는 전류와 흘러나가는 전류가 같아야 한다는 것이 키르히호프 제1법칙이다. 2. 키르히호프의 제2법칙 키르히호프의 제2법칙은 "임의의 폐회로에서 회로 내의 모든 전위차의 합은 0이다."라는 말로...2025.05.01