총 123개
-
전자회로설계 및 실습1_설계 실습1. OP Amp를 이용한 다양한 Amplifier 설계_예비보고서2025.01.221. 센서 측정 및 등가회로 센서의 출력신호가 주파수 2kHz의 정현파이고 peak to peak 전압이 200mV인 것을 확인했다. 센서의 부하로 10KΩ 저항을 연결했을 때 peak to peak 전압이 100mV로 감소했다. 이를 통해 센서의 Thevenin 등가회로를 구할 수 있으며, Function generator와 저항으로 이를 구현할 수 있다. 2. Inverting Amplifier 설계 및 시뮬레이션 센서의 출력을 증폭하기 위해 Inverting Amplifier를 설계했다. 설계 과정과 PSPICE 시뮬레이션 결...2025.01.22
-
증폭기의 주파수 응답 특성2025.01.021. 공통 소스 증폭기의 주파수 응답 특성 공통 소스 증폭기의 입력-출력에 원하는 DC 전압 및 전압 이득이 나오게 하기 위해 DC 전류와 전류를 결정하여 회로를 구성했습니다. 입력 신호의 주파수를 변화시키면서 전압 이득의 변화를 측정하여 보드 선도를 그렸고, 이를 통해 3dB 대역폭을 구했습니다. 또한 이득 대역폭 곱을 계산하고, 이를 증가시키기 위한 방안으로 회로를 closed loop로 만드는 것을 제안했습니다. 2. 공통 소스 증폭기의 소신호 등가 모델 그림 [18-5]의 실험회로를 소신호 등가 모델을 사용하여 등가회로로 표...2025.01.02
-
전기회로설계실습 9. LPF와 HPF 설계2025.01.211. Thevenin 등가회로 설계, 제작 및 측정 Thevenin 등가회로를 설계, 제작, 측정하여 원본 회로 및 이론값과 비교하는 것이 이 실습의 목적입니다. 저항, 커패시터, 인덕터 등의 부품을 사용하여 LPF(Low Pass Filter)와 HPF(High Pass Filter) 회로를 구현하고, 입출력 파형, 전달함수 등을 측정 및 분석합니다. 2. LPF(Low Pass Filter) 설계 및 분석 제시된 차단주파수 15.92kHz에 맞추어 LPF 회로를 설계합니다. 저항과 커패시터 값을 계산하고, 전달함수의 크기와 위상...2025.01.21
-
전자공학실험 4장 BJT 기본 특성 A+ 결과보고서2025.01.151. 바이폴라 접합 트랜지스터(BJT) 바이폴라 접합 트랜지스터(BJT)는 N형과 P형 반도체를 샌드위치 모양으로 접합한 구조로, 이미터, 베이스, 컬렉터라고 하는 3개의 단자로 구성된다. 베이스 단자의 전류가 컬렉터 단자의 전류나 이미터 단자의 전류에서 증폭되는 특성을 가지므로, 증폭기로 사용될 수 있다. 2. BJT의 기본 특성 실험 이 실험에서는 BJT의 기본적인 동작 원리를 살펴보고, 전류-전압 특성 및 동작 영역을 실험을 통하여 확인한다. 또한 BJT의 전류 증폭도 및 출력 저항을 측정을 통해 확인한다. 3. BJT의 동작...2025.01.15
-
[전자공학응용실험]5주차_4차실험_실험 14 캐스코드 증폭기_예비레포트_A+2025.01.291. 캐스코드 증폭기 캐스코드 증폭기의 동작 원리를 학습하고, MOSFET을 사용한 캐스코드 증폭기의 특성을 실험을 통해 측정합니다. 캐스코드 증폭기의 입출력 전압 전달 특성을 계산하고, 소신호 등가 회로 개념을 적용하여 전압 이득을 계산한 후 실험을 통해 이를 검증합니다. 또한 증폭기의 DC 동작점을 유지하기 위한 바이어스 회로도 학습하고, 실험을 통해 동작을 확인합니다. 1. 캐스코드 증폭기 캐스코드 증폭기는 전자 회로 설계에서 널리 사용되는 중요한 회로 구조입니다. 이 증폭기는 높은 입력 저항, 낮은 출력 저항, 그리고 높은 ...2025.01.29
-
실험 17_능동 부하가 있는 공통 소오스 증폭기 결과보고서2025.04.281. 능동 부하가 있는 공통 소오스 증폭기 이 실험에서는 실험 16에서 수행한 '정전류원과 전류 거울을 이용한 능동 부하(active load)가 있는 공통 수오스 증폭기(common source amplifier) 회로'를 구성하고, 이를 바탕으로 공통 소오스 증폭기의 전압 이득을 구하고자 하였다. 능동 부하는 아날로그 증폭기에서 널리 사용되고 있으며, 간단한 공통 소오스 증폭기에 적용함으로써 특성을 정확하게 파악할 수 있다. 2. 전압 이득 측정 실험 절차 3번에서는 전압 이득이 최소 10V/V 이상 나오는지 보기 위해 입력에 ...2025.04.28
-
마이크로프로세서 ATmega 128의 GPIO 구조 설명2025.05.021. 마이크로프로세서 마이크로프로세서는 작은 실리콘 칩 위에 수천만 개의 트랜지스터를 집적한 소자로, CPU 기능의 대부분을 칩 하나에 집적한 CPU형 마이크로프로세서와 마이크로컴퓨터에 필요한 모든 부품을 하나의 반도체 칩에 집적한 단일 칩 마이크로컴퓨터로 구분된다. 2. ATmega 128의 GPIO 구조 ATmega 128은 64핀의 신호선과 7세트의 FP10 내장 IO 신호선을 가지고 있으며, PA7~PA0, PB7~PB0, PC7~PC0, PD7~PD0, PE7~PE0, PF7~PF0, PG4~PG0 등의 GPIO 신호선을 ...2025.05.02
-
중앙대 전자회로설계실습 결과9. 피드백증폭기(Feedback Amplifier) A+2025.01.271. Series-Shunt 피드백 증폭기 Series-Shunt 피드백 증폭기 회로를 구성하고 입력전압을 변화시키며 출력전압을 측정하였다. 입력저항과 부하저항을 변화시켜도 출력전압이 거의 유사하게 나타나는 것을 확인하였다. 이를 통해 피드백 증폭기의 동작이 입력임피던스나 부하 임피던스에 영향을 받지 않음을 알 수 있었다. 또한 전원전압 변화에도 입출력 이득이 일정하게 유지되는 것을 확인하였다. 2. Series-Series 피드백 증폭기 Series-Series 피드백 증폭기 회로를 구성하고 입력전압을 변화시키며 LED 전류를 측...2025.01.27
-
교류및전자회로실험 실험1 아두이노 복습 예비보고서2025.01.171. 마이크로 컨트롤러 유닛 마이크로컨트롤러(microcontroller) 또는 MCU(microcontroller unit)는 마이크로프로세서와 입출력 모듈을 하나의 칩으로 만들어 정해진 기능을 수행하는 컴퓨터를 말한다. CPU 코어, 메모리 그리고 프로그램 가능한 입/출력을 가지고 있다. NOR 플래시 메모리, EPROM 그리고 OTP ROM등의 메모리를 가지고 있어 정해진 기능을 수행하도록 프로그래밍 코딩하고 이 기계어 코드를 써넣는다. 2. AVR AVR은 1996년 아트멜 사에서 개발된 하버드 구조로 수정한 8비트 RISC...2025.01.17
-
연산증폭기 기본 회로 결과보고서2025.04.261. 반전증폭기 실험 1에서는 반전증폭기 회로를 구성하고 입출력 파형을 관찰하였다. 입력 전압과 출력 전압의 위상이 180도 차이나며 이득이 10배인 것을 확인하였다. 또한 3dB 주파수를 측정하는 과정에서 예비보고서와 실제 실험 결과 간 차이가 큰 것을 발견하였는데, 이는 3dB 주파수 측정 방식을 제대로 이해하지 못해 발생한 것으로 판단된다. 2. 비반전증폭기 실험 2에서는 비반전증폭기 회로를 구성하고 입출력 파형을 관찰하였다. 입력 전압과 출력 전압의 위상이 같으며 이득이 10배인 것을 확인하였다. 반전증폭기와 마찬가지로 3d...2025.04.26
