
총 133개
-
홍익대학교 디지털논리실험및설계 5주차 예비보고서 A+2025.05.041. 전가산기 전가산기는 2개의 입력 비트와 입력 캐리를 받아 합의 출력과 출력 캐리를 발생합니다. 즉, 기본적으로 전가산기는 1비트 크기의 2진수 3개를 입력으로 받아서 그것들의 이진 덧셈 결과를 출력하는 시스템이라고 생각할 수 있습니다. 전가산기의 진리표로부터 합의 출력 (Σ) = (A XOR B) XOR C(in)이고 출력 캐리 (C(out)) = (A AND B) OR {(A XOR B) AND C(in)}이 됩니다. 따라서 [그림 2]의 회로는 전가산기로 동작하게 됩니다. 2. 반가산기 반가산기는 1비트 크기의 2진수 2개...2025.05.04
-
[A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 1. 초전형(Pyroelectric) 적외선 센서2025.04.291. 초전형 적외선 센서 이 실습에서는 초전형 적외선 센서, LED, Op-Amp의 원리를 이해하고, 센서가 인체의 움직임을 감지하였을 때 발생하는 전압의 변화를 검출할 수 있는 초전형 센서 회로를 설계하는 것이 목적입니다. 실습에 필요한 부품으로는 초전형 적외선 센서 RE200B, Op-Amp UA741CN, LED, 커패시터, 저항, 가변저항 등이 사용됩니다. 회로 설계 과정에서는 High-Pass Filter, 2-stage 반전증폭기, LED 점등 회로 등을 구현하게 됩니다. 1. 초전형 적외선 센서 초전형 적외선 센서는 적...2025.04.29
-
전기회로설계실습 실습4 예비보고서2025.01.201. Thevenin 등가회로 설계 Thevenin 등가회로를 설계, 제작, 측정하여 원본 회로 및 이론값과 비교하는 것이 이 실습의 목적입니다. 브리지 회로에서 부하 저항 RL에 걸리는 전압과 전류를 이론적으로 계산하고, Thevenin 등가회로의 Vth와 Rth를 구한 뒤 실험적으로 검증하는 내용이 포함되어 있습니다. 1. Thevenin 등가회로 설계 Thevenin 등가회로 설계는 전기 회로 분석에 있어 매우 중요한 개념입니다. Thevenin 등가회로는 복잡한 회로를 간단한 등가 회로로 변환할 수 있게 해줌으로써 회로 분석...2025.01.20
-
[A+]전자회로설계실습 실습 10 결과보고서2025.01.041. OP-Amp를 이용한 Oscillator 설계 OP-Amp를 이용한 Oscillator를 설계하고 측정하여 postive feedback의 개념을 파악하고, 피드백 회로의 parameter 변화에 따른 신호 파형을 학습하는 실습을 진행하였다. 초기 설정의 회로도에서 Simulation 값과 실제 측정 값을 비교하였으며, 대부분의 실험에서 10% 미만의 오차를 보였다. 다만 Vout의 오차가 20%를 넘는 등 일부 측정값에서 큰 오차가 발생하였다. 이는 오실로스코프의 측정 오류로 인한 것으로 추정된다. 피드백 회로의 parame...2025.01.04
-
전자회로설계실습 실습 11 결과보고서2025.01.041. Push-Pull 증폭기 본 설계 실습에서는 Push-Pull 증폭기의 동작을 이해하고 Dead zone과 Crossover Distortion 현상을 파악하고 이를 amplifier을 이용하여 제거하는 실험을 하였다. 실험결과 4.1에서 구성한 Push-Pull amplifier에서는 dead zone이 BJT 구동 전압인 |Vbe|보다 작아 발생하지 않았음을 확인하였다. 2. 오실로스코프 활용 실습3.1에서 시뮬레이션으로 입·출력 transfer characteristic curve을 쉽게 확인할 수 있지만, 실제 실험에서...2025.01.04
-
홍익대_디지털논리회로실험_7주차 예비보고서_A+2025.01.151. S-R Latch와 - Latch Latch는 1비트의 정보를 저장할 수 있는 회로이다. S-R Latch의 경우 S, R의 값이 1,1일 때 결과값이 invalid하고 0,0이면 이전 결과값을 그대로 출력한다. 입력이 1,0이면 Q와 에 1,0을 출력하고 입력이 0,1이면 Q와 에 0,1을 출력한다. - Latch는 S-R Latch와 작동원리는 같지만 입력이 ACTIVE LOW로 작동한다. 2. Pulse detector와 CLK CLK는 출력을 특정 타이밍에 동기화하여 내기 위한 것이다. Pulse detector는 CL...2025.01.15
-
[중앙대학교 전기회로설계실습] A+ 결과보고서 4. Thevenin 등가회로 설계2025.05.031. Thevenin 등가회로 이번 실습에서는 기존의 복잡한 회로를 Thevenin 등가회로로 대체하고, 얼마나 근접하게 대체할 수 있는지에 대해 알아보았다. 실험결과 Thevenin 등가회로는 기존의 회로에 거의 유사하게 대체할 수 있다는 것을 알 수 있었다. 또한 가변저항을 이용한 경우를 제외하고는 오차율이 적게 계산되어 전체적으로 설계 실습 계획서를 바탕으로 실험이 잘 진행되었다고생각한다. 그러나 Thevenin 등가회로를 구성할 때 등가저항으로 3핀 가변저항을 이용하였는데, 3핀 가변저항은 저항 내 축을 직접 돌려 저항값을 ...2025.05.03
-
논리회로설계실험 3주차 Adder 설계2025.05.151. 1-bit Full Adder 이번 실습에서는 1-bit full adder를 dataflow modeling과 gate-level modeling 두 가지 방법으로 직접 구현해 보았습니다. truth table과 Karnaugh map을 이용해 구한 Boolean expression을 바탕으로 구현하였으며, 이를 통해 adder의 작동 방식을 더 깊이 이해할 수 있었습니다. 2. 4-bit Full Adder 1-bit full adder를 이용하여 4-bit full adder를 구현하였습니다. 4개의 1-bit full ...2025.05.15
-
전자회로설계실습 실습 1 결과보고서2025.01.041. Op Amp를 이용한 다양한 Amplifier 설계 전자회로설계실습 결과보고서에서는 Op Amp를 이용한 Inverting Amplifier와 Non-Inverting Amplifier의 설계 및 동작 특성을 실험적으로 확인하였다. 실험 결과, 이득이 예상값의 약 2배로 나타나는 오차가 발생했는데, 이는 전원부 설정 및 계측 장비의 오류 때문인 것으로 분석되었다. 또한 입력 전압 범위, 주파수 응답 특성 등을 확인하여 Op Amp 증폭기의 동작 원리를 이해하고자 하였다. 1. Op Amp를 이용한 다양한 Amplifier 설계...2025.01.04
-
중앙대학교 아날로그및디지털회로 예비보고서62025.01.201. 위상 검출기 설계실습 계획서6-3-3에서는 XOR를 이용한 위상 검출기의 특성을 PSpice 시뮬레이션을 통해 파악하고, V1과 V2의 위상 차이 변화에 따른 Vout 전압의 평균값 특성을 확인하였습니다. 입력 A, B에 대해 위상차가 0, 0이 아닌 값, 180도일 때의 출력 Y를 분석하여 XOR 게이트가 정상적으로 동작하는 것을 확인하였습니다. 2. 위상 고정 루프 설계 설계실습 계획서6-3-4에서는 그림 6-2의 위상 고정 루프 회로를 PSpice로 설계하고, VCO, phase detector, loop filter 각...2025.01.20