
총 198개
-
Op Amp Digital 회로 pre/post-report2025.05.161. Op Amp (Operational Amplifier, 연산 증폭기) 연산증폭기는 두개의 입력과 한개의 출력을 가지는 직류 연결형 전압 증폭기이다. 하나의 연산 증폭기는 입력 단자간의 전위차보다 백배에서 수 천배 큰 출력 전압을 생성한다. 회로 표기 기호에는 V+: 비반전 신호 입력, V-: 반전 신호 입력, Vout:출력, Vs+:양의 전원 공급 전압, Vs-:음의 전원 공급 전압이 있다. 2. Inverting Amplifier(반전 증폭기) 반전 증폭기는 입력된 신호 대해 정해진 증폭도로 신호가 반전되어 출력되는 증폭기이...2025.05.16
-
토크와 평형 실험 보고서2025.01.021. 토크(torque) 토크는 회전축 O에서부터 물체에 가해지는 힘 F의 작용점까지의 거리 r과 힘 F 사이의 각도 θ에 따라 결정되며, 토크의 크기는 Fsinθ로 계산할 수 있다. 토크의 방향은 오른손 법칙을 따르며, 반시계 방향으로 작용하면 양(+)의 부호, 시계방향으로 작용하면 음(-)의 부호를 갖는다. 2. 평형(equilibrium) 물체가 정지해 있거나 일정한 속도로 직선운동을 하는 경우(병진 평형), 물체가 전혀 회전하지 않거나 일정한 각속도로 회전하는 경우(회전 평형)에 평형 상태에 있다고 한다. 평형 상태에 있는 ...2025.01.02
-
홍익대_디지털논리회로실험_4주차 예비보고서_A+2025.01.151. 멀티플렉서와 부호기(encoder)의 차이 멀티플렉서는 여러 가지의 입력 중 하나를 골라 그대로 출력하지만, 부호기는 입력 신호에 대응하는 출력 단자의 조합에 맞춰 출력한다. 멀티플렉서는 선택하는 것이지만 부호기는 변환하는 것이라 볼 수 있다. 2. 4-to-1 Multiplexer 74153, 2-to-1 Multiplexer 74157, 1-of-4 Decoder 74139, 3-INPUT AND 게이트 7411의 datasheet 74153 칩에는 4-to-1 multiplexer가 2개 들어있으며 EN은 Active l...2025.01.15
-
컴퓨터에서 숫자 표현과 중앙처리장치 동작 원리2025.05.111. 보수의 개념 보수(Complement)는 '보충을 해주는 수'라는 의미로 컴퓨터가 뺄셈을 할 때 사용되는 개념입니다. 보수는 2의 보수와 1의 보수로 나뉩니다. 2의 보수는 어떤 수의 1의 보수에 1을 더한 값이며, 1의 보수는 비트를 반전시킨 값입니다. 보수는 컴퓨터에서 음수를 표현하거나 덧셈과 뺄셈 연산 등에서 사용됩니다. 2. 보수체계 사용 이유 보수체계는 컴퓨터에서 수의 표현과 연산을 보다 효율적으로 처리할 수 있도록 도와줍니다. 컴퓨터는 연산체계에서 덧셈기능만 할 수 있는데, 보수를 이용하면 뺄셈도 수행할 수 있습니다...2025.05.11
-
A+ 정보통신실험 4주차 예비보고서 - OP-AMP 연산 증폭 회로2025.01.041. 연산 증폭기 연산 증폭기는 두 입력단자에 인가된 신호의 차를 연산 증폭기의 자체 이득만큼 증폭한 후 단일 신호로 출력합니다. 이상적인 연산 증폭기는 개방루프 이득과 입력저항이 무한대, 입력 바이어스 전류와 출력저항이 0, 공통 모드 제거비가 무한대의 특성을 가집니다. 연산 증폭기에는 가상단락과 가상접지 특성이 있어 부귀환을 걸어 사용하면 선형동작 범위가 넓어집니다. 2. 반전 증폭기 반전 증폭기는 폐루프 이득의 부호가 마이너스(-)로, 입력신호와 출력신호의 위상이 반전됩니다. 반전 증폭기에 두 개 이상의 입력이 인가되면 반전 ...2025.01.04
-
아날로그회로실험및설계 Op-amp 반전, 비반전 증폭기 실험 보고서2025.01.241. 연산 증폭기(Op-amp) 연산 증폭기는 두 개의 입력 단자에서 전류가 나오면서 이를 증폭하는 소자입니다. 이미터 부분에서 들어오는 전류를 전체적으로 통제하고 효율적으로 증폭을 구현하며, 컬렉터 부분에서 이 전류를 모아 회로적으로 구현할 수 있게 합니다. 따라서 이미터 부분과 컬렉터 부분의 두 지점에서 증폭이 구현되어 연산 증폭기라고 정의됩니다. 2. 반전 증폭기(Inverting AMP) 반전 증폭기는 출력 전압이 입력 전압에 비례하지만 부호가 반전되어 나타나는 회로 구조입니다. 이상적인 Op-amp를 가정하면, 비반전 입력...2025.01.24
-
정보통신개론 ) 패리티 비트, CRC 에러 검출, 비교 관련, 채널용량2025.04.281. 패리티 비트 정보, 비트를 이용하는 방식과 비트 구성열을 이용하는 방식으로 패리티 비트를 구하고, 에러 발견 방법을 표현하였다. 패리티 비트는 2의 거듭제곱 부분에 배치되어 그 위치에서 홀수 패리티 조건을 만족하도록 만드는 것이다. 에러 발생 확인은 패리티 비트를 포함한 수에 대하여 각 비트 확인 시 홀수인지 확인하여 오차가 없음을 확인할 수 있다. 2. CRC 에러 검출 수신 메시지가 11000110일 때, CRC 부호화를 위해 에러가 발생하였는지 판단하고, 에러 발생 시 FCS를 4bit로 표현하였다. 또한 10001110...2025.04.28
-
영아기의 발달 이론 중 두 가지 개념, 내용 및 시사점 정리2025.01.111. 정신분석이론 정신분석이론은 인간이 생물학적 동기와 사회적 기대 사이의 갈등을 경험하고, 그 갈등 해결 방식에 따라 타인과 어울리며 불안에 대처하는 발달 과제의 일련의 단계적 발전을 이룬다는 주장입니다. 프로이트의 심리성적 이론과 에릭슨의 심리사회적 이론이 대표적입니다. 프로이트는 유아기 정서장애가 있는 환자의 무의식적 동기를 탐색하여 성인의 심리적 문제와 유년기 경험의 관련성을 강조했고, 에릭슨은 유아의 발달에 있어서 사회적 및 문화적 환경의 중요성을 강조했습니다. 2. 정보처리이론 정보처리이론은 인간의 심리 활동을 컴퓨터 처...2025.01.11
-
홍익대 디지털논리실험및설계 5주차 예비보고서 A+2025.05.161. 전가산기 가산기는 이진수의 덧셈 연산을 수행하는 논리회로이다. 이진수를 덧셈을 수행할 때, 1과 1을 더하면 이진수로 10이 출력되어 한가지 비트를 더 필요로 하게 된다. 이것은 올림으로, 결국 덧셈 연산을 하기 위해 세 가지 비트를 입력받아야 하는 것이다. 하지만 반가산기는 두 가지의 입력밖에 받지 못하므로 두 자리수 이상의 덧셈을 수행하지 못한다. 이를 해결하기 위해 전가산기는 반가산기를 이어 붙여 만들어진 것이다. 2. LSB와 MSB LSB는 Least Significant Beat의 줄임말로 가장 낮은 위치의 비트를 ...2025.05.16
-
A+ 받을 수 있는 중앙대학교 전기회로설계실습 설계실습 12. 수동소자의 고주파특성측정방법의 설계 예비보고서2025.05.121. 저항, 커패시터, 인덕터의 고주파 특성 측정 이 실습의 목적은 저항, 커패시터, 인덕터의 고주파 특성을 측정하는 회로를 설계하고 실험을 통해 등가회로를 이해하며, 이들 소자들이 넓은 주파수 영역에서 어떻게 동작하는지 실험적으로 이해하는 것입니다. 실습에 필요한 기본 장비와 부품들이 제시되어 있습니다. 2. RC 직렬 회로의 고주파 특성 RC 직렬 회로에서 3cm 전선 4개가 사용되면 기생 인덕터의 영향으로 고주파에서 커패시터가 인덕터로 작동하게 됩니다. 이 경계 주파수를 계산하여 제시하였습니다. 또한 입력 전압과 저항 전압의 ...2025.05.12