총 30개
-
테브냉 정리 기초실험 결과보고서2025.11.121. 테브냉 정리(Thevenin's Theorem) 테브냉 정리는 전기회로 이론의 핵심 정리로, 복잡한 선형 회로를 간단한 등가회로로 변환하는 방법입니다. 임의의 선형 회로는 테브냉 등가전압원과 테브냉 등가저항으로 구성된 간단한 회로로 표현될 수 있으며, 이를 통해 회로 분석을 단순화하고 부하 저항에 따른 전류와 전압 변화를 쉽게 계산할 수 있습니다. 2. 등가회로 변환 복잡한 전기회로를 테브냉 등가회로로 변환하는 과정은 개방회로 전압(Vth)과 테브냉 등가저항(Rth)을 구하는 것입니다. 개방회로 전압은 부하가 없을 때 측정되며...2025.11.12
-
중첩의 원리, 테브난 노튼 정리 실험 결과보고서2025.11.181. 중첩의 원리(Principle of Superposition) 중첩의 원리는 선형 회로에서 여러 전압원과 전류원이 있을 때, 각 전원이 독립적으로 작용할 때의 응답을 합산하면 모든 전원이 동시에 작용할 때의 응답과 같다는 원리입니다. 실험에서는 두 가지 회로 구성을 통해 각 저항에 흐르는 전류를 측정하여 I = I' + I''임을 증명했습니다. 실험 결과 예상값과 측정값이 대략적으로 일치하여 중첩의 원리가 성립함을 확인했습니다. 2. 테브난 정리(Thevenin's Theorem) 테브난 정리는 복잡한 선형 회로를 단순화하기 ...2025.11.18
-
테브낭·노튼 정리 실험 예비보고서2025.11.181. 테브낭 정리(Thevenin's Theorem) 복잡한 회로망을 단순화하는 방법으로, 임의의 두 단자 a-b 외측에 대해 하나의 전원전압 V₀와 임피던스 Z₀의 직렬연결로 등가화할 수 있다. 등가전압은 단자를 개방했을 때 나타나는 전압이고, 등가임피던스는 회로 내 모든 전원을 제거했을 때 단자에서 본 임피던스이다. 이를 통해 특정 가지의 전류와 전압을 쉽게 계산할 수 있으며, 키르히호프 법칙 적용 시 복잡한 연립방정식을 풀 필요가 없다. 2. 노튼 정리(Norton's Theorem) 테브낭 정리와 쌍대적 관계에 있는 회로 단...2025.11.18
-
테브닌 & 노턴 정리 실험 결과보고서2025.11.121. 테브닌 정리(Thevenin Theorem) 테브닌 정리는 모든 선형회로망을 한 개의 등가전압원과 한 개의 등가저항의 직렬 연결로 대치할 수 있다는 정리이다. 실험에서는 단일 전압원 회로(R1=3kΩ, R2=470Ω, R3=240Ω, R4=1.2kΩ, V=12V)를 구성하여 부하저항 변화에 따른 전압과 전류를 측정하고, 테브닌 등가전압(0.776V)과 등가저항(1.424kΩ)을 구하여 원래 회로와 등가회로의 측정값을 비교함으로써 정리를 확인했다. 2. 노턴 정리(Norton Theorem) 노턴 정리는 임의의 두 단자를 기준으...2025.11.12
-
테브난 노턴 등가회로 실험 예비보고서2025.11.161. 테브난 등가회로(Thevenin Equivalent Circuit) 테브난 등가회로는 복잡한 선형 회로를 간단한 등가회로로 변환하는 방법입니다. 임의의 선형 회로는 전압원과 직렬 저항으로 이루어진 간단한 회로로 표현될 수 있으며, 이를 통해 회로 분석을 단순화할 수 있습니다. 테브난 등가전압과 테브난 등가저항을 구하여 부하 회로의 동작을 예측할 수 있습니다. 2. 노턴 등가회로(Norton Equivalent Circuit) 노턴 등가회로는 복잡한 선형 회로를 전류원과 병렬 저항으로 표현하는 방법입니다. 테브난 등가회로와 동등...2025.11.16
-
전기회로1 4장 요약정리 및 문제풀이2025.11.151. 선형성(Linearity) 선형성은 원인과 결과 사이의 선형관계를 나타내는 소자의 성질이며, 비례성과 가산성의 결합이다. 비례성은 전류가 K배 증가하면 전압도 동일하게 K배 증가하는 성질이고, 가산성은 어떤 입력들의 합에 대한 응답이 각각 분리된 입력들에 대한 응답의 합이 되어야 함을 의미한다. 2. 중첩의 원리(Superposition Principle) 중첩의 원리란 선형회로의 소자 양단에 걸리는 전압 또는 소자를 통해 흐르는 전류가 각각의 독립전원에 의해 소자에 걸리는 전압 또는 전류의 대수합과 같음을 의미한다. 적용 단...2025.11.15
-
테브난 정리 실험2025.05.161. 테브난 정리 테브난 정리(Thevenin's Theorem)는 복잡한 회로의 전압/전류를 쉽게 구할 수 있는 방법입니다. 전원이 포함된 회로망을 등가전압과 직렬 연결된 등가저항 형태의 등가회로로 만들 수 있습니다. 이를 위해 전류 또는 전압을 구하려는 연결점이나 부품을 개방된 단자로 만들고, 단자 간에 나타나는 전압을 등가전압(VTh)으로, 전원을 제거하고 단자 쪽에서 바라본 저항을 등가저항(RTh)으로 구합니다. 이렇게 구한 VTh와 RTh를 직렬로 연결하여 테브난 등가회로를 만들 수 있습니다. 2. 테브난 정리 실험 이 실...2025.05.16
-
등가 전원 정리_결과레포트2024.12.311. 테브난의 정리 테브난의 정리 실험을 통해 복잡한 회로를 하나의 전원과 하나의 저항으로 구성된 등가회로로 표현할 수 있음을 확인하였다. 실험 결과, 테브난의 등가 전압과 등가 저항을 계산하고 이를 이용하여 부하 전류를 구할 수 있었다. 오차 발생 원인으로는 저항 자체의 내부 오차, 측정 시 단자 인지 오류, 주변 온도 변화, 접촉 불량 등이 있었다. 향후 실험의 정밀도를 높이기 위해서는 정밀한 저항 사용, 온도 유지, 접촉 개선 등이 필요할 것으로 보인다. 2. 노튼의 정리 노튼의 정리 실험을 통해 복잡한 회로를 하나의 전류원과...2024.12.31
-
아주대학교 기초전기실험 A+ 예비보고서 Ch. 14, 15 (AC) 영문2025.05.031. Parallel Resonant Circuits 실험 목적은 R-L-C가 병렬로 연결될 때 주파수에 따른 전압과 전류의 변화를 이론적으로 계산하고 실험을 통해 확인하는 것입니다. 공진 주파수를 이론적으로 계산하고 실험을 통해 확인하며, 주파수 변화에 따른 입력 임피던스를 측정하고 품질 계수와 대역폭의 관계를 확인합니다. 2. Passive Filters 실험 목적은 R-C를 사용한 고역 통과 필터를 제작하고 실험을 통해 검증하며, R-L-C를 사용한 대역 통과 필터를 제작하고 실험을 통해 확인하는 것입니다. 3. Impedan...2025.05.03
-
A+ 받을 수 있는 중앙대학교 전기회로설계실습 설계실습 4. Thevenin 등가회로 설계2025.05.151. 테브난 등가이론 테브난 등가이론은 복잡한 회로를 한 개의 전압원과 저항으로 나타내어 바깥에 어떤 새로운 저항을 가져와도 쉽게 흐르는 전류와 걸리는 전압을 바로 측정할 수 있도록 한다. 따라서 테브난 등가회로가 실험적으로 맞는지에 대한 이해를 위하여 이번 실험은 중요하다. 2. 원본 회로 측정 그림 1과 같이 회로를 구성하고 RL에 걸리는 전압을 측정하였다. 이를 통해 RL을 통해 흐르는 전류를 계산하였다. 전압, 전류를 기록하였고, 3.1에서 계산한 값과의 오차를 확인하였다. 오차의 이유는 브레드보드의 자체저항, DMM의 저항...2025.05.15
