
총 76개
-
중앙대학교 전자회로 설계실습 예비보고서 6. Common Emitter Amplifier 설계2025.04.291. Common Emitter Amplifier 설계 이 보고서는 50 Ω, Rc = 5 kΩ, Vcc = 12 V인 경우, β=100인 NPN BJT를 사용하여 Ic가 kΩ단위이고 amplifier gain(Vout/Vin)이 –100 V/V인 emitter 저항을 사용한 Common Emitter Amplifier를 설계, 구현, 측정, 평가하는 내용을 다루고 있습니다. 설계 과정에서 Early effect 무시, 최대전력 전달을 위한 부하저항 결정, 증폭기 이득 계산, 바이어스 전압 및 저항 값 도출 등의 내용이 포함되어 있...2025.04.29
-
교류및전자회로실험 실험9-1 트랜지스터 기초실험 예비보고서2025.01.171. 트랜지스터 트랜지스터는 N형 반도체와 P형 반도체를 NPN 혹은 PNP의 격층구조로 조합한 소자이고, Collector, Emitter, Base라고 하는 세개의 단자가 있다. 트랜지스터의 주단자는 Collector와 Emitter이며, 트랜지스터의 전류는 Collector에서 Emitter로 소자를 관통하여 흐르는 전류 IC를 말한다. 트랜지스터의 특성은 이들 두 변수 사이의 전압-전류 간 관계를 의미하며, base 단의 전류를 변화시킴으로써 특성곡선을 변화시켜 줄 수 있다. 따라서 base는 트랜지스터의 동작을 사용자가 제...2025.01.17
-
BJT 1-Large Signal Analysis 1_예비레포트2025.01.121. BJT 소자의 구조 및 동작 원리 BJT 소자는 3개의 불순물 영역으로 구성되어 있으며, Emitter, Base, Collector로 명명된다. NPN 트랜지스터와 PNP 트랜지스터로 구분된다. Emitter-Base 접합은 순방향으로, Base-Collector 접합은 역방향으로 바이어스된다. BJT의 동작 영역은 Cut-Off, Active, Saturation 영역으로 나뉘며, 이에 따라 다른 특성을 보인다. 2. BJT의 특성 실험 실험을 통해 BJT의 IC-VCE 특성과 Beta 특성을 확인하였다. 실험 회로 1-a...2025.01.12
-
중앙대학교 정류회로 및 정전압 전원회로 결과 보고서2025.01.291. 평활 회로 평활 회로는 인덕터와 커패시터를 사용한 저주파 필터로 구성되어 교류 전압 성분을 제거한다. 인덕터는 교류의 흐름은 차단하고 직류는 그대로 통과시키며, 커패시터는 교류의 흐름은 통과하고 직류는 차단시킨다. 인덕터를 사용하면 평활 성능이 뛰어나 더 안정적인 출력 전압을 얻을 수 있지만 가격이 저항보다 비싸다. 저항으로 교체할 경우 회로의 단순화와 비용 절감의 장점이 있지만, 전압 강하와 리플의 증가로 인해 출력의 질이 떨어진다. 2. 정전압 전원 회로 정전압 안정화 회로에서 부하가 변동하여 부하 전류가 갑자기 증가하게 ...2025.01.29
-
[전자회로실험] 바이어스 해석 결과보고서2025.04.261. 트랜지스터 동작 영역 실험을 통해 트랜지스터의 동작 영역을 파악하였다. 트랜지스터가 능동 영역에서 동작하기 위한 Vbb의 범위를 구하고, 능동 영역에서의 Ic 값을 구하였다. 또한 트랜지스터가 포화 영역에서 동작할 때의 Vce를 구하고 데이터시트 값과 비교하였다. 2. 고정 바이어스 회로 고정 바이어스 회로에서 Vb, Vc, Ic 등의 값을 측정하고 계산하였다. 실험값과 이론값, 시뮬레이션 값 사이에 차이가 있었는데, 이는 실험 과정에서의 오류로 인한 것으로 보인다. 3. 저항 분할 바이어스 회로 저항 분할 바이어스 회로에서도...2025.04.26
-
전자회로설계 및 실습7_설계 실습7. Common Emitter Amplifier의 주파수 특성_예비보고서2025.01.221. Common Emitter Amplifier의 주파수 특성 이전 실험에서 설계한 emitter 저항을 이용한 Common Emitter Amplifier의 주파수 특성 및 커패시터들의 영향을 측정하고 평가합니다. PSPICE 시뮬레이션을 통해 출력파형, 전압, 전류, 이득 등을 분석하고 주파수 특성 그래프를 작성합니다. RE와 커패시터 변경에 따른 주파수 특성 변화도 확인합니다. 2. RE 변화에 따른 주파수 특성 RE를 ±10% 변경했을 때 overall voltage gain의 최대값, 3dB bandwidth, unity...2025.01.22
-
홍익대학교 디지털논리실험및설계 7주차 예비보고서 A+2025.05.041. S-R Latch와 S'-R' Latch S'-R' Latch는 일종의 메모리 역할을 할 수 있는 device라고 볼 수 있습니다. 즉, 두 가지 상태 (Set, Reset)를 Q에 쓰기도 하고 그 상태를 저장할 수도 있습니다. S-R Latch의 경우 Active HIGH 입력을 가지기 때문에 S'-R' Latch와 반대의 논리 레벨을 사용한다는 점을 제외하고는 유사한 동작을 하게 됩니다. 2. Pulse detector와 CLK Pulse detector 회로의 경우 이론적으로는 CLK에 1이 입력으로 들어오든 0이 입력으...2025.05.04
-
A+ / 디지털시스템설계 가/감산기 실험보고서2025.05.131. 프로그래머블 반 가/감산기 A입력의 반전 유무에 따라 가산기와 감산기로 동작하며, XOR 게이트의 특성을 이용하여 두 회로를 하나로 합쳐 반가감산기 회로를 구성할 수 있다. 실험을 통해 이를 확인하고 이해할 수 있었다. 2. 프로그래머블 전 가/감산기 프로그래머블 전 가/감산기는 제어신호에 따라 가산기와 감산기로 동작할 수 있는 회로이다. 실험을 통해 이를 확인하고 이해할 수 있었다. 3. 4비트 병렬 가산기 7483 IC 소자를 이용하여 4비트 병렬 가산기를 구성하고, 입출력 관계를 실험적으로 확인할 수 있었다. 입력을 피가...2025.05.13
-
전기전자공학실험-달링턴 및 캐스코드 증폭기 회로2025.04.301. 달링턴 회로 달링턴 회로는 두 개의 BJT 트랜지스터를 하나의 IC 패키지 내에 제공한다. 달링턴 회로의 베타 실효값(beta_D)은 각 트랜지스터 베타 값의 곱과 같다. 달링턴 이미터 폴로어는 일반 이미터 폴로어에 비해 높은 입력 임피던스를 가지고 있다. 달링턴 이미터 폴로어의 입력 임피던스, 출력 임피던스, 전압 이득 등을 계산하고 측정하였다. 2. 캐스코드 회로 캐스코드 회로는 Q1을 이용한 공통 이미터 증폭기가 Q2를 이용한 공통 베이스 증폭기에 직접 연결되어 있다. Q1단의 전압이득은 약 1이며, Q2단의 전압 이득은...2025.04.30
-
분압기(Voltage Divider) 설계 예비보고서 (보고서 점수 만점/A+)2025.04.251. 분압기 설계 이 보고서는 출력전압이 12V로 고정되어 있는 DC power supply를 이용하여 정격전압이 3V±10%, 정격전류가 3mA±10%인 IC chip에 전력을 공급할 수 있는 분압기를 설계하는 내용을 다루고 있습니다. 보고서에서는 부하 효과를 고려하지 않은 잘못된 설계와 부하를 고려한 현실적인 설계를 비교하고 있으며, 등가 부하를 고려하여 설계 목표를 만족하는 분압기 회로를 제시하고 있습니다. 1. 분압기 설계 분압기는 전기 회로에서 중요한 역할을 합니다. 입력 전압을 원하는 출력 전압으로 변환하여 다양한 전자 ...2025.04.25