총 41개
-
전기전자공학실험-29&30.선형 연산 증폭기 회로 및 능동 필터 회로2025.04.301. 선형 연산 증폭기 회로 연산 증폭기는 반전 입력단자와 비반전 입력단자를 가진 이득이 매우 큰 증폭기이다. 이 증폭기는 외부에 저항을 추가하여 연산증폭기 자체의 이득보다는 훨씬 작지만 외부 저항 만에 의해 결정되는 이득이 정확한 증폭기를 만들 수 있다. 또, 각 입력신호마다 원하는 크기의 전압이득을 갖도록 하면서 이들을 합하는 회로를 만들 수도 있다. 2. 능동 필터 회로 연산 증폭기를 사용하여 저역통과, 고역통과 또는 대역통과 필터로 동작하는 능동필터회로를 제작할 수 있다. 필터동작은 주파수의 함수로 필터의 출력이 감쇄되는 것...2025.04.30
-
OP Amp의 기초 회로 실험2025.11.141. 반전 증폭기(Inverting Amplifier) 반전 증폭기는 OP Amp의 기본 회로로, 피드백 저항 Rf와 입력 저항 Rs로 구성된다. 이상적인 OP Amp에서 출력 전압은 vo = -(Rf/Rs)vs로 표현되며, 출력 전압이 반전되고 입력에 비례한 복제라는 특징이 있다. 비례 인수인 이득은 Rf/Rs의 비율로 결정된다. 2. 비반전 증폭기(Non-inverting Amplifier) 비반전 증폭기는 신호가 비반전 입력 단자에 인가되는 회로로, 출력 전압은 vo = (1 + Rf/Rs)vg로 표현된다. 실험 결과 계산값과...2025.11.14
-
아날로그회로실험및설계 Op-Amp 가감산기 실험 보고서2025.01.241. 연산 증폭기(Op-Amp) 연산 증폭기는 구현하는 단자가 2개의 지점에서 전류가 나오기 시작하면서 이를 증폭으로 구현하는 소자입니다. 이미터 부분에서 들어오는 전류를 전체적으로 통제하고 효율적으로 증폭을 구현하며, 컬렉터 부분에서 이 전류를 모아서 회로적으로 구현이 가능하게 소자의 증폭을 전달해줍니다. 2. 반전 증폭기(Inverting AMP) 반전 증폭기는 출력 전압이 입력 전압에 비례한 값에 부호가 반전되어 나타나는 회로 구조입니다. 이상적인 Op-Amp를 가정하면, Vp가 0V이고 Virtual short인 Vn의 전압...2025.01.24
-
연산증폭기(OP-AMP) 응용 실험 결과보고서2025.11.181. 반전증폭기(Inverting Amplifier) 반전증폭기는 입력 신호를 증폭하면서 출력 신호의 위상을 180도 반전시키는 회로입니다. 실험 결과 입력 저항에 따른 출력 전압과 전압 이득의 변화를 측정했으며, 오차율은 약 4~5% 수준으로 매우 낮게 나타났습니다. 입력 저항이 높아질수록 전압 이득이 낮아지는 특성을 확인했고, 프로테우스 8 시뮬레이션과의 비교에서도 큰 차이가 없음을 검증했습니다. 2. 비반전증폭기(Non-Inverting Amplifier) 비반전증폭기는 입력 신호를 증폭하면서 출력 신호의 위상을 유지하는 회로...2025.11.18
-
아주대학교 A+전자회로실험 실험1 예비보고서2025.05.091. 연산 증폭기(OP Amp) 연산 증폭기(OP Amp)는 두 개의 입력단(-IN, +IN)과 한 개의 출력단(OUT)을 갖는 단위 소자다. 입력과 출력은 V_out = A_v(V_+in - V_-in)의 관계를 가지고 두 입력 신호의 전압차를 증폭하는 차동 선형 증폭기이다. 연산 증폭기라고 불리는 이유는 이를 이용해 여러 가지 연산이 가능하도록 회로를 구성할 수 있기 때문이다. 2. 부궤환 증폭기(Negative Feedback Amplifier) 출력을 입력으로 되돌리는 것을 궤환(feedback)이라고 한다. 출력이 입력에 ...2025.05.09
-
[A+] Op Amp를 이용한 다양한 Amplifier 설계2025.05.161. 센서 측정 및 등가회로 센서의 Thevenin 등가회로를 구하는 과정을 기술하고 PSPICE로 그려서 제출한다. 센서의 Thevenin 등가회로를 구현하기 위해 Function generator의 출력을 설정하는 방법을 설명한다. 2. Inverting Amplifier 설계와 시물레이션 주파수가 2KHz인 센서의 출력을 Inverting Amplifier를 사용하여 증폭하는 방법을 설명한다. 3. Non-inverting Amplifier 설계와 시물레이션 주파수가 2KHz인 센서의 출력을 Non-inverting Ampli...2025.05.16
-
연산증폭기 예비보고서(고찰포함)A+2025.01.131. 연산증폭기 연산증폭기는 덧셈, 뺄셈, 곱셈, 나눗셈, 미분, 적분 등의 수학적 연산 기능을 수행할 수 있는 전압 이득이 매우 큰 증폭기입니다. 연산증폭기는 5개의 단자로 구성되어 있으며, 양의 전압과 음의 전압을 받아들여 출력값을 만들어냅니다. 연산증폭기는 두 입력 전압의 차이를 증폭하여 출력 전압을 생성합니다. 반전 증폭기와 비반전 증폭기는 연산증폭기의 대표적인 회로 구성 방식입니다. 2. 반전 증폭기 반전 증폭기는 연산증폭기의 두 입력 단자로 들어가는 전류가 0A이고, 두 입력 단자 사이의 전압차도 0V입니다. 따라서 저항...2025.01.13
-
가산기, 감산기 예비보고서2025.04.271. OP-AMP 증폭실험 이 실험의 목적은 OP-AMP 회로의 기본 동작 원리를 이론적으로 해석하고, 기본 회로의 동작을 이해하는 것입니다. 이를 바탕으로 실험 회로를 구성하고 실험 결과를 통해 이론에서 해석했던 내용을 확인하는 것입니다. 2. 연산 증폭기의 기초 이론 연산 증폭기는 고 이득 전압증폭기이며, 두 개의 입력단자와 한 개의 출력단자를 갖습니다. 연산증폭기는 두 입력단자 전압간의 차이를 증폭하는 차동증폭기로 구성되어 있습니다. 연산증폭기를 사용하여 사칙연산이 가능한 회로를 구성할 수 있으므로 '연산증폭기'라고 부릅니다....2025.04.27
-
[예비보고서]중앙대학교 전자회로설계실습 Op Amp를 이용한 다양한 Amplifier 설계2025.05.101. 센서 측정 및 등가회로 센서의 출력전압을 오실로스코프로 직접 측정하여 peak to peak 전압이 200 mV였고, 10K 저항을 연결한 후 측정한 전압이 100 mV였다. 이를 통해 센서의 Thevenin 등가회로를 구할 수 있으며, Function generator와 저항으로 이를 구현할 때 Function generator의 출력을 100 mV로 설정해야 한다. 2. Inverting Amplifier 설계 및 시뮬레이션 2 KHz의 센서 출력을 증폭하여 출력이 1 V인 Inverting Amplifier를 설계하였다....2025.05.10
-
중앙대 전자회로 설계 실습 예비보고서 1_Op Amp를 이용한 다양한 Amplifier 설계2025.01.111. 센서 측정 및 등가회로 센서의 출력전압을 오실로스코프로 직접 측정하여 peak to peak 전압이 200㎷이었고, 센서의 부하로 10㏀ 저항을 연결한 후 10㏀ 저항에 걸리는 전압을 측정하여 peak to peak 전압이 100㎷이었다. 이를 바탕으로 센서의 Thevenin 등가회로를 구하는 과정을 기술하고 PSPICE로 그려서 제출하였다. 또한 Function generator와 저항으로 Thevenin 등가회로를 구현하기 위해 Function generator의 출력을 설정하는 방법을 제시하였다. 2. Inverting ...2025.01.11
