총 347개
-
전자회로실험 A+ 10주차 결과보고서(BJT Amp Biasing)2025.05.101. Frequency Response of Common Emitter Amplifier CE amplifier에서 VOUT 은 VIN 과 비교했을 때 Phase difference가 180도이다. VCE의 크기는 IC가 커지면 작아지고, IC가 작아지면 증가한다. VCE = VCC – IC*RC의 공식을 통해 확인할 수 있다. Bandwidth는 연속 주파수 집합에서 상한 주파수와 하한 주파수 간의 차이이다. 일반적으로 Hz 단위로 측정되며 상황에 따라 passband bandwidth, baseband bandwidth을 가리킨...2025.05.10
-
서강대학교 22년도 전자회로실험 7주차 결과레포트 (A+자료)2025.01.121. BJT를 이용한 A급 음성 전력 증폭기 이번 실험에서는 BJT를 이용한 A급 음성 전력 증폭기의 동작을 확인하였습니다. A급 증폭기는 트랜지스터가 360도 동안 순방향 바이어스되어 전류가 흐르는 증폭기 방식입니다. 실험을 통해 A급 증폭기의 입출력 특성을 확인할 수 있었습니다. 2. 푸시풀 전력 증폭기 푸시풀 증폭기는 npn과 pnp BJT를 이용한 두 개의 에미터 팔로어가 결합된 증폭기입니다. 입력 신호의 범위에 따라 npn 또는 pnp가 턴온되어 gain이 1에 가까운 팔로잉 동작을 하게 됩니다. 실험을 통해 푸시풀 증폭기...2025.01.12
-
Push-Pull Amplifier 설계 예비보고서2025.04.271. Push-Pull 증폭기 동작 이해 이 실험의 목적은 Ω Ω인 경우, Push-pull 증폭기의 동작을 이해하고 Deadzone과 Crossover distortion 현상을 파악하며 이를 제거하는 방법에 대해서 실험하는 것입니다. 실험에 사용되는 장비와 부품은 Function Generator, Oscilloscope, DC Power Supply, DMM, NPN Transistor 2N3904, PNP Transistor 2N3906, 1kΩ 저항, 100Ω 저항, UA741cp op-amp 등입니다. 2. Classic...2025.04.27
-
중앙대 전자회로 설계 실습 예비보고서 112025.01.111. Classic Push-Pull Amplifier 특성 그림 1(a) 회로를 simulation하여 DC Sweep 분석을 통해 입출력 transfer characteristic curve를 확인하였다. 이를 통해 입력전압의 절대 값이 특정전압 이상이 되지 않으면 출력전압이 0에서 미동도 하지 않는 Dead zone이 발생하는 것을 확인하였다. 이는 Push-pull 증폭기의 NPN BJT와 PNP BJT가 모두 cut-off모드로 동작하기 때문이다. 2. Feedback loop와 Op-amp를 이용한 Push-Pull Am...2025.01.11
-
건국대학교 전기전자기초실험2 트랜지스터3 예비레포트 결과레포트2025.01.291. 달링턴 증폭기 회로 달링턴 증폭기 회로를 LTspice로 구현하고, VCC에 10V를 인가하고 입력 전압 vin에 크기 1V, 주파수 1kHz를 설정하여 입력전압 및 출력전압 파형을 도시하였다. 첫 번째 트랜지스터의 Ib1과 두 번째 트랜지스터의 Ie2의 파형을 도시하고 증폭비를 계산하였다. 2. 푸시풀 증폭기 회로 푸시풀 증폭기 회로를 LTspice로 구성하고, Vin의 크기와 주파수를 변경하면서 입력 전압과 출력 전압 파형을 도시하였다. 브레드보드로 회로를 구현하고 오실로스코프로 입력전압 및 출력전압 파형을 관찰하였다. 1...2025.01.29
-
A+ 정보통신실험 3주차 결과보고서 - 푸시풀 전력 증폭 회로2025.01.041. 푸시풀 전력 증폭 회로 이번 실험은 푸시풀 전력 증폭회로를 구성하여 푸시풀 증폭기의 동작원리를 알아보고 트랜지스터의 동작점(바이어스점)과 AC신호의 크기 및 위상을 측정하여 비교하는데 목적이 있습니다. 실험 결과 V_BE는 이론치와 별 차이 없이 제대로 결과값이 나왔지만, I_C를 측정하는 과정에서 예비실험으로 PSpice에 나온 결과와 많은 차이가 있었습니다. 측정된 전류는 이론값들보다 낮게 측정되었습니다. 이는 브레드보드 내부의 내부저항과 멀티미터를 통해 전류값이 측정되면서 낮아질 수 있다는 것으로 생각됩니다. 또한 전류는...2025.01.04
-
중앙대학교 전자회로설계실습 예비11. Push-Pull Amplifier 설계 A+2025.01.271. Classic Push-Pull Amplifier 특성 그림 1(a) 회로를 simulation하기 위한 PSpice schematic을 그리되, BJT를 제외하고 부하저항을 100Ω으로 놓고, Simulation Profile에서 Analysis type을 DC Sweep으로 설정하고서 DC 전압원의 값을 –12 V에서 +12 V까지 0.001 V의 증분으로 증가시킴에 따라 부하저항 양단의 출력전압이 어떻게 변하는지를 보여주는 입출력 transfer characteristic curve를 확인하였다. 이를 통해 입력전압의 절...2025.01.27
-
전자회로설계실습 예비보고서 112025.01.041. Push-Pull 증폭기 이 실험의 목적은 RL = 100 Ω, Rbias = 1 kΩ, VCC = 12 V인 경우 Push-Pull 증폭기의 동작을 이해하고 Dead zone과 Crossover distortion 현상을 파악하며 이를 제거하는 방법에 대해 실험하는 것입니다. 실험을 통해 Push-Pull 증폭기의 입출력 transfer characteristic curve를 확인하고, Dead zone이 발생하는 이유를 설명합니다. 1. Push-Pull 증폭기 Push-Pull 증폭기는 전자 회로 설계에서 매우 중요한 역...2025.01.04
-
실험 13_공통 게이트 증폭기 예비 보고서2025.04.271. 공통 게이트 증폭기 공통 게이트 증폭기는 입력 임피던스가 작아 전류를 잘 받아들이는 특성이 있다. 이 실험에서는 공통 게이트 증폭기의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통하여 확인하고자 한다. 2. 공통 게이트 증폭기의 전압 이득 공통 게이트 증폭기의 전압 이득은 소오스 축퇴 저항이 있는 공통 소오스 증폭기와 같고, 위상만 반대임을 알 수 있다. 3. 공통 게이트 증폭기의 입력 임피던스 공통 게이트 증폭기의 입력 임피던스는 공통 소오스 증폭기에 비해서 매우 작음을 알 수 있다. 이를 이용하면 별도의 ...2025.04.27
-
전자공학실험 15장 다단 증폭기 A+ 예비보고서2025.01.131. 다단 증폭기 다단 증폭기는 단일단 증폭기만으로는 이득이 부족하거나, 소오스 및 부하 임피던스와 증폭기 자체의 입력-출력 임피던스의 차이가 클 경우에 사용된다. 이 실험에서는 MOSFET을 이용한 다단 증폭기를 구성하고, 그 특성을 분석하고자 한다. 다단 증폭기의 개념은 전압원이 인가되면, 증폭기 1은 이 입력으로 받아서 증폭을 한 후 출력을 생성하고, 증폭기 2에서는 이 출력을 입력으로 받아서 최종 출력을 생성하는 것이다. 다단 증폭기의 전압 이득은 증폭기 1과 증폭기 2의 전압 이득을 곱하여 계산할 수 있다. 2. MOSFE...2025.01.13
