
총 183개
-
아날로그회로실험및설계 Op-amp 반전, 비반전 증폭기 실험 보고서2025.01.241. 연산 증폭기(Op-amp) 연산 증폭기는 두 개의 입력 단자에서 전류가 나오면서 이를 증폭하는 소자입니다. 이미터 부분에서 들어오는 전류를 전체적으로 통제하고 효율적으로 증폭을 구현하며, 컬렉터 부분에서 이 전류를 모아 회로적으로 구현할 수 있게 합니다. 따라서 이미터 부분과 컬렉터 부분의 두 지점에서 증폭이 구현되어 연산 증폭기라고 정의됩니다. 2. 반전 증폭기(Inverting AMP) 반전 증폭기는 출력 전압이 입력 전압에 비례하지만 부호가 반전되어 나타나는 회로 구조입니다. 이상적인 Op-amp를 가정하면, 비반전 입력...2025.01.24
-
A+맞은_전기전자기초실험2_일반실험4_결과보고서_클리핑,클램핑회로,제너다이오드,제너정전압조정기2025.05.101. 클리핑 회로 클리핑 회로는 입력 신호의 일부를 제거하여 출력 신호의 진폭을 제한하는 회로입니다. 이 실험에서는 다이오드를 이용한 클리핑 회로를 구현하고, 입력 신호의 크기에 따라 출력 신호가 어떻게 변화하는지 확인하였습니다. 모의실험과 실험 결과를 비교하여 클리핑 회로의 동작을 이해할 수 있었습니다. 2. 클램핑 회로 클램핑 회로는 입력 신호의 중앙값을 이동시켜 출력 신호의 레벨을 조정하는 회로입니다. 이 실험에서는 다이오드를 이용한 정 클램핑 회로와 부 클램핑 회로를 구현하고, 입력 신호와 출력 신호의 평균값을 측정하여 클램...2025.05.10
-
중앙대 전기회로설계실습 9차 예비보고서2025.04.271. LPF 설계 C=10nF인 커패시터와 R을 직렬 연결하여 cutoff frequency가 15.92kHz인 LPF를 설계하였습니다. 회로도를 그리고 R의 크기를 구하였습니다. 또한 LPF 전달함수의 크기와 위상을 0~100kHz까지 linear(H)-log(주파수) 그래프로 그렸습니다. 10kHz, 1V 정현파를 인가했을 때 입력파형과 출력파형, 출력의 크기와 입력에 대한 위상을 구하였습니다. 2. HPF 설계 L=10mH인 인덕터와 R을 직렬연결하여 cutoff frequency가 15.92kHz인 HPF를 설계하였습니다. ...2025.04.27
-
기초회로실험 OPAMP 실험 결과보고서2025.04.291. 반전 증폭기 반전 증폭기의 전압이득을 확인하는 실험을 온라인 웹 시뮬레이션을 이용하여 진행했다. 저항 값에 따른 출력전압과 전압이득의 변화를 확인했으며, 이상적인 연산 증폭기를 사용했기 때문에 계산 값과 실험 값이 거의 일치했다. 다만 웹 시뮬레이션의 표기 한계로 인한 기기적 오차가 발생했다. 실제 소자를 이용할 경우 환경적 오차와 기기적 오차가 추가로 발생할 수 있다. 2. 비반전 증폭기 비반전 증폭기 실험 역시 온라인으로 진행되었으며, 반전 증폭기 실험과 유사한 결과를 얻었다. 이상적인 연산 증폭기를 사용했기 때문에 오차가...2025.04.29
-
실험 15_다단 증폭기 예비 보고서2025.04.271. 다단 증폭기 다단 증폭기는 단일단 증폭기만으로는 이득이 부족하거나, 소오스 및 부하 임피던스와 증폭기 자체의 입력-출력 임피던스의 차이가 클 경우에 사용된다. 이 실험에서는 MOSFET을 이용한 다단 증폭기를 구성하고, 그 특성을 분석하고자 한다. 2. 공통 소오스 증폭기 공통 소오스 증폭기와 소오스 팔로워를 연결하여 2단 증폭기와 3단 증폭기를 구성하였다. 이를 통해 작은 부하 저항을 구동하면서 큰 전압 이득을 얻을 수 있다. 3. 입력-출력 임피던스 다단 증폭기의 전압 이득은 증폭기 자체의 전압 이득뿐만 아니라 입력-출력 ...2025.04.27
-
[한양대 기계공학부] 동역학제어실험 실험9 비반전 증폭기의 주파수 응답특성 A+ 자료2025.04.261. 비반전 증폭기 비반전 증폭기는 출력전압의 일부를 반전 입력에 되돌려주는 형태를 가지고 있다. 이때, 입력단자 (+)와 (-)에 흘러들어가는 전류는 0이고 V+와 V-의 전압은 같다. 이를 통해 옴의 법칙을 이용하여 Vs와 VIN을 나타낼 수 있으며, 증폭이득 G는 1 + RF/R1로 계산된다. 2. Op-amp의 특성 Op-amp의 동작에서 고려해야할 가장 중요한 두 가지 특성은 GBW(Gain-BandWidth, 이득-대역폭 곱)와 SR(Slew Rate, 슬루 레이트)이다. GBW는 타당한 이득을 어느 주파수까지 보장하는지...2025.04.26
-
실험 13_공통 게이트 증폭기 예비 보고서2025.04.271. 공통 게이트 증폭기 공통 게이트 증폭기는 입력 임피던스가 작아 전류를 잘 받아들이는 특성이 있다. 이 실험에서는 공통 게이트 증폭기의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통하여 확인하고자 한다. 2. 공통 게이트 증폭기의 전압 이득 공통 게이트 증폭기의 전압 이득은 소오스 축퇴 저항이 있는 공통 소오스 증폭기와 같고, 위상만 반대임을 알 수 있다. 3. 공통 게이트 증폭기의 입력 임피던스 공통 게이트 증폭기의 입력 임피던스는 공통 소오스 증폭기에 비해서 매우 작음을 알 수 있다. 이를 이용하면 별도의 ...2025.04.27
-
전압제어 발진기 회로 설계 및 실험 결과2025.01.041. 슈미트 회로 슈미트 회로는 히스테리시스 특성을 가진 비교기로, 입력 신호가 증가할 때와 감소할 때의 입출력 특성이 다르다. 입력 전압이 문턱 전압 사이에 있을 경우 출력 상태는 이전 상태에 따라 결정된다. 2. 적분기 회로 적분기 회로에서 출력 전압은 입력 전압과 시간에 따라 변화한다. 이를 이용하여 전압 제어 발진기를 구현할 수 있다. 3. 전압제어 발진기 회로 전압제어 발진기 회로는 슈미트 회로, 적분기, BJT 스위치로 구성된다. 적분기 출력이 슈미트 회로의 문턱 전압을 넘으면 BJT 스위치가 on/off되어 적분기 출력...2025.01.04
-
A+받은 B급 푸시풀 전력증폭기 예비레포트2025.05.101. B급 전력 증폭기 B급 상보 대칭형 전력 증폭기를 구성하여 그 동작을 이해하는 것이 실험의 목적입니다. B급 증폭기는 트랜지스터의 베이스-에미터 부분이 입력신호의 반주기 동안 순방향 바이어스되고 나머지 반주기 동안 역방향 바이어스되는 특징이 있습니다. 이로 인해 전류가 반주기 동안만 흐르게 됩니다. B급 전력 증폭기는 변압기 없이 동일한 특성의 PNP 및 NPN 트랜지스터 각 1개를 사용하여 구성할 수 있습니다. 이때 두 트랜지스터의 기능이 서로 보완되어 상보 대칭형 증폭기가 됩니다. 하지만 실제 회로에서는 트랜지스터 베이스-...2025.05.10
-
실험 23_연산 증폭기 응용 회로 1 예비보고서2025.04.281. 비반전 증폭기 비반전 증폭기는 연산 증폭기의 전압 이득이 무한대라고 가정하면 가상 단락의 개념을 이용하여 입력 전압이 출력 전압과 같다는 것을 보여준다. 하지만 실제 연산 증폭기의 전압 이득이 무한대가 아닌 A_0의 값일 경우 전체 전압 이득은 식 (23.2)와 같이 표현할 수 있다. A_0가 크면 클수록 이상적인 값으로부터의 오차가 줄어든다. 2. 반전 증폭기 반전 증폭기는 연산 증폭기의 전압 이득이 A_0의 값일 경우 전체 전압 이득은 식 (23.2)와 같이 표현할 수 있다. 역시 A_0가 크면 클수록 이상적인 값으로부터의...2025.04.28