총 161개
-
전자회로실험 과탑 A+ 결과 보고서 (실험 23 연산 증폭기 응용 회로 1)2025.01.291. 비반전 증폭기 비반전 증폭기는 연산 증폭기의 비반전 단자에 입력 신호를 연결하여 신호를 증폭하는 회로다. 이 회로에서 입력 신호가 비반전(+) 단자로 들어가기 때문에, 출력 신호는 입력 신호와 동일한 위상을 가지며, 반전되지 않는다. 이득은 피드백 저항과 입력 저항의 비율로 결정되며, 로 계산된다. 이를 통해 원하는 이득을 설정할 수 있고, 높은 입력 임피던스와 낮은 출력 임피던스를 가지는 특성이 있어 신호 처리에 유리하다. 2. 반전 증폭기 반전 증폭기는 연산 증폭기의 반전(-) 단자에 입력 신호를 연결하여 신호를 증폭하는 ...2025.01.29
-
실험 23_연산 증폭기 응용 회로1 결과보고서2025.04.281. 반전 증폭기 실험회로 1에서 반전 증폭기를 구성하고, R1 = 10kΩ, R2 = 20kΩ으로 설정했다. 입력 크기를 변화시키면서 출력 전압과 전압 이득을 측정했다. 그 결과 전압 이득이 음의 값으로 나왔고 절대값이 1 이상인 것을 확인했다. 이를 통해 반전 증폭기로서 잘 동작했다고 볼 수 있다. 또한 R2를 100kΩ으로 증가시키면 전압 이득도 증가하는 것을 확인했다. 2. 비반전 증폭기 실험회로 2에서 비반전 증폭기를 구성하고, R1 = 10kΩ, R2 = 20kΩ으로 설정했다. 입력 크기를 변화시키면서 출력 전압과 전압 ...2025.04.28
-
울산대학교 전기전자실험 19. 선형 연산 증폭기 회로2025.01.121. 반전 증폭기 반전 증폭기의 경우 R_i값을 변경하며 측정 함으로써 R_i/R_f의 비율로 위상이 반전되어 증폭되는 것을 확인할 수 있었다. 이론값은 전압이득이 -5, 측정값은 -5.2로 조금의 오차가 발생했는데, 이는 오차가 가지고 있는 오차라고 생각할 수 있다. 2. 비반전 증폭기 비반전 증폭기의 경우에는 반전증폭기와 같은 비율로 증폭이 되고 위상도 입력과 동일하게 나오는 것을 확인했다. 이론값은 전압이득이 6, 측정값은 6.3으로 조금의 오차가 발생했는데, 이는 오차가 가지고 있는 오차라고 생각할 수 있다. 3. 가산 증폭...2025.01.12
-
[A+보고서]전자회로실험-연산증폭기(op amp)2025.01.171. 연산 증폭기 연산 증폭기(operation amplifier)는 처음에는 이름대로 증폭과 가산, 감산, 미분, 적분 등의 연산을 수행하기 위해 만들어져 아날로그 컴퓨터에 이용되던 소자이다. 연산 증폭기가 하는 일은 두 입력 V_in1, V_in2의 '차이'를 '증폭'시켜 출력으로 내보내는 것이다. 이를 식으로 나타내면 V_out=A_o(V_in1-V_in2)이다. 여기서 A_0는 전압이득, 즉 전압 증폭도이며 이 연산 증폭기가 몇 배로 증폭을 하는지 나타낸 값이다. 기본적인 연산증폭기에 출력 신호의 일부를 다시 입력으로 넣어주...2025.01.17
-
OP-Amp 증폭기 설계 및 실험2025.11.171. 비반전 증폭기(Non-Inverting Amplifier) OP-Amp의 비반전 증폭기는 입력 신호와 같은 위상의 출력을 생성하며, 증폭값은 저항의 비에 의해 결정된다. 학번 마지막 번호 5배 증폭을 위해 저항 비를 4로 설정하여 입력 1V에서 출력 5V를 얻었다. 또한 2배 증폭 설계에서는 버퍼를 통해 안정도를 높였으며, LED 1번과 3번이 켜지는 비반전 특성을 확인할 수 있다. 2. 반전 증폭기(Inverting Amplifier) OP-Amp의 반전 증폭기는 입력 신호에 대해 180도 위상차를 가진 출력을 생성한다. 2...2025.11.17
-
8주차 결과 보고서 6장 연산 증폭기와 그 용용2025.05.031. 연산 증폭기 실험 보고서에서는 연산 증폭기의 전압 이득, 입력 저항, 출력 저항 등의 특성을 측정하고 분석하였습니다. 연산 증폭기의 이상적인 특성인 무한대의 전압 이득, 무한대의 입력 저항, 0의 출력 저항 등을 확인하였습니다. 또한 반전 증폭기와 비반전 증폭기 회로를 구현하고 그 특성을 분석하였습니다. 2. 전압 이득 측정 실험에서는 다양한 입력 전압에 대한 출력 전압을 측정하여 전압 이득을 계산하였습니다. 이를 통해 연산 증폭기의 전압 이득 특성을 확인할 수 있었습니다. 3. 반전 증폭기 실험에서는 반전 증폭기 회로를 구현...2025.05.03
-
전자공학실험 23장 연산 증폭기 응용 회로 1 A+ 결과보고서2025.01.151. 연산 증폭기 응용 회로 이 실험에서는 연산 증폭기를 이용한 응용 회로를 분석하고 설계할 수 있는 능력을 배양하고자 한다. 연산 증폭기를 이용하여 비반전 증폭기, 반전 증폭기, 아날로그 전원 덧셈기 등의 피드백 회로를 구성하고, 연산 증폭기의 특성이 응용 회로에 미치는 영향을 파악한다. 2. 반전 증폭기 실험회로 1에서 R1=10kΩ, R2=20kΩ일 때 입력 파형과 출력 파형을 측정하고, 전압 이득을 계산하였다. 전압 이득은 약 2[V/V]로 이상적인 반전 증폭기의 전압 이득과 동일함을 확인하였다. 또한 R1=10kΩ, R2=...2025.01.15
-
연산증폭기(OP-AMP) 응용 실험 결과보고서2025.11.181. 반전증폭기(Inverting Amplifier) 반전증폭기는 입력 신호를 증폭하면서 출력 신호의 위상을 180도 반전시키는 회로입니다. 실험 결과 입력 저항에 따른 출력 전압과 전압 이득의 변화를 측정했으며, 오차율은 약 4~5% 수준으로 매우 낮게 나타났습니다. 입력 저항이 높아질수록 전압 이득이 낮아지는 특성을 확인했고, 프로테우스 8 시뮬레이션과의 비교에서도 큰 차이가 없음을 검증했습니다. 2. 비반전증폭기(Non-Inverting Amplifier) 비반전증폭기는 입력 신호를 증폭하면서 출력 신호의 위상을 유지하는 회로...2025.11.18
-
[A+]건국대 전기전자기초실험1 5주차 결과보고서2025.01.151. 반전 가산 증폭기 실험을 통해 반전 가산 증폭기 회로를 구성하고, V3와 V4를 변경하며 모의실험 결과와 실제 실험 결과를 비교하였습니다. 실험 결과는 모의실험 결과와 유사하게 나타났습니다. 2. 비반전 가산 증폭기 실험을 통해 비반전 가산 증폭기 회로를 구성하고, V3와 V4를 변경하며 계산 결과, 모의실험 결과, 실제 실험 결과를 비교하였습니다. 실험 결과는 계산 결과와 모의실험 결과와 유사하게 나타났습니다. 3. 차동 증폭기 실험을 통해 차동 증폭기 회로를 구성하고, 공통전압 V3에 1V를 인가하여 출력 전압을 측정하였습...2025.01.15
-
전자공학실험 20장 연산 증폭기 응용 회로 A+ 예비보고서2025.01.131. 연산 증폭기 응용 회로 이 실험에서는 연산 증폭기를 이용한 응용회로를 분석하고 설계할 수 있는 능력을 배양하고자 한다. 연산 증폭기를 이용하여 비반전 증폭기, 반전 증폭기, 아날로그 전압 덧셈기 등의 피드백 회로를 구성하고, 연산 증폭기의 특성이 응용 회로에 미치는 영향을 파악한다. 2. 반전 증폭기 실험회로 1과 같이 반전 증폭기를 구성하고, 입력 전압의 크기를 변화시키면서 출력 전압과 전압 이득을 측정한다. 이상적인 연산 증폭기와 실제 연산 증폭기의 경우 입력과 출력 사이의 전달 함수를 구하고, PSpice 시뮬레이션을 통...2025.01.13
