총 369개
-
[A+, 에리카] 2022-1학기 논리설계및실험 Breadboard 및 기본 논리 게이트 실험 결과보고서2025.05.011. 브레드보드 사용법 브레드보드의 사용법을 숙지하고 소자를 통해 기본 논리게이트의 작동을 확인할 수 있다. 2. 논리게이트 ED-1000B + Breadboard를 이용하여 7segment의 좌측과 우측으로 각각 나뉘어 output값을 출력하는 실험을 진행하였다. Boolean Algebra의 기본 논리 연산인 AND, OR, NOT 게이트의 동작을 확인하였고, 범용 게이트인 NAND, NOR 게이트의 특성도 살펴보았다. 3. 논리회로 설계 XOR, XNOR 게이트와 드모르간의 법칙을 통해 논리회로 설계의 기본 원리를 이해할 수 ...2025.05.01
-
전기전자기초실험2 5주차 트랜지스터1(예비+결과레포트)2025.01.241. 트랜지스터의 종류 트랜지스터에는 BJT(Bipolar Junction Transistor)와 FET(Field Effect Transistor)가 있습니다. BJT는 전류 제어 방식으로 작동하며 NPN과 PNP 두 가지 유형이 있습니다. FET는 전압으로 제어되며 JFET(Junction FET)와 MOSFET(Metal-Oxide-Semiconductor FET) 등이 있습니다. MOSFET은 전력 제어에 유리하고 빠른 스위칭 속도로 다양한 전자기기에 활용됩니다. 2. NPN 트랜지스터와 PNP 트랜지스터의 차이 NPN 트랜...2025.01.24
-
시스템프로그래밍 레지스터의 역할과 종류2025.05.091. 레지스터의 종류 레지스터에는 데이터 레지스터, 포인터 레지스터, 인덱스 레지스터, 플래그 레지스터, 세그먼트 레지스터 등이 있다. 데이터 레지스터는 일시적인 결과를 기록하고, 포인터 레지스터는 스택 포인터와 베이스 포인터로 구성되어 스택 조작에 사용된다. 인덱스 레지스터는 데이터의 주소를 저장하고, 플래그 레지스터는 연산 결과의 정보를 저장한다. 세그먼트 레지스터는 세그먼트의 시작 주소를 저장한다. 2. 논리주소와 물리 주소의 관계 8086에서 출력된 주소 데이터는 세그먼트 레지스터 값을 4비트 시프트 한 것에 오프셋 값을 가...2025.05.09
-
논리회로및실험 레포트2025.01.181. Clock Control Block Clock Control Block은 50 MHz의 오실레이터와 표시부, 클럭 제어부로 구성되어 있습니다. 사용자가 Clock Control Switch를 이용하여 16개의 클럭을 선택할 수 있으며, 7-Segment와 LED를 통해 현재 FPGA 디바이스 모듈로 공급되는 클럭 값과 주파수 대역을 확인할 수 있습니다. 또한 FPGA 디바이스 모듈에 별도의 오실레이터를 장착하여 사용할 수 있습니다. 2. 7-Segment Array 4개의 7-Segment가 하나로 구성된 7-Segment L...2025.01.18
-
[A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 9. 4-bit Adder 회로 설계2025.04.291. 조합논리회로 설계 이 보고서는 조합논리회로의 설계 방법을 이해하고, 조합논리회로의 한 예로 가산기 회로를 설계하는 것을 목적으로 합니다. 전가산기의 진리표를 작성하고, Karnaugh 맵을 이용하여 간소화된 불리언 식을 구합니다. 이를 바탕으로 2-level 회로와 XOR 게이트를 이용한 다단계 조합 논리 회로를 설계합니다. 마지막으로 2비트 가산기 회로를 설계합니다. 2. 전가산기 설계 전가산기의 진리표를 작성하고, Karnaugh 맵을 이용하여 Sum of Product 또는 Product of Sum 형태의 간소화된 불리...2025.04.29
-
디지털 회로 실험 및 설계 - 부울대수와 카르노맵, RS Flip Flop 실험 22025.05.161. 부울대수와 카르노맵 실험 1에서는 다음 회로를 시뮬레이션하고 진리표를 완성하였으며, 카르노 맵을 이용하여 각각의 논리식을 구하였습니다. 실험 결과는 이론값과 대체적으로 유사하게 나왔으며, 논리레벨 H 단계는 4.4V 정도로 충분히 잘 나왔고, 논리레벨 L 단계에서도 0.xxxV 정도로 거의 흡사한 결과를 보였습니다. 2. RS Flip-Flop 실험 3에서는 NOR 게이트, NAND 게이트, 그리고 클럭 신호를 이용한 RS Flip-Flop 회로를 각각 시뮬레이션하고 진리표를 작성하였습니다. 실험 결과 역시 이론값과 대체적으로...2025.05.16
-
컴퓨터구조 - 메모리 맵, 논리회로, 부울대수2025.04.281. 메모리 맵 컴퓨터 구조에서 메모리 맵은 메모리 주소 공간을 나타내는 개념입니다. 이를 통해 RAM 또는 ROM과 같은 메모리 장치의 주소를 표현할 수 있습니다. 메모리 맵은 주소 버스를 통해 표현되며, 이를 이용하여 메모리 장치에 접근할 수 있습니다. 2. 논리회로 논리회로는 논리 게이트를 사용하여 입력 신호를 처리하고 출력을 생성하는 전자 회로입니다. 이를 통해 2입력 논리식, 논리 게이트, 부울 대수 등을 표현할 수 있습니다. 논리회로는 컴퓨터 구조의 기본 구성 요소 중 하나입니다. 3. 부울 대수 부울 대수는 참/거짓 값...2025.04.28
-
SR 플립플롭을 이용한 간단한 도어락과 조도센서를 이용한 LED2025.05.111. SR 플립플롭 SR 플립플롭은 값을 저장할 수 있는 성질을 가지고 있어, 이를 활용하여 간단한 도어락을 만들 수 있다. 사용자가 입력한 값을 기억하고, AND 게이트를 통해 맞는 비밀번호를 입력했을 경우 도어락에 열림 신호를 보낼 수 있다. 2. 조도센서 CdS 소자를 활용한 조도센서를 사용하여 어두운 환경에서도 도어락을 쉽게 찾을 수 있도록 LED를 자동으로 켤 수 있다. CdS 소자의 저항 값이 커지면 트랜지스터가 작동되어 LED에 불이 들어오게 된다. 3. 도어락 설계 SR 플립플롭을 이용하여 비밀번호를 기억하고, AND...2025.05.11
-
발광 소자의 특성 및 논리회로 실험 결과보고서2025.11.181. 7 세그먼트 디스플레이 및 논리회로 7 세그먼트 디스플레이는 숫자와 문자를 표시하는 발광 소자로, 논리회로를 통해 제어됩니다. 본 실험에서는 진리표에 따라 각 세그먼트 단자에 입력되는 신호를 분석하고, PSIM과 Proteus 8 시뮬레이션 도구를 사용하여 회로를 구현했습니다. 0001(숫자 1), 0111(숫자 7), 1011(문자 C), 1110(문자 H) 등 다양한 입력 조합에 따른 출력 결과를 확인했습니다. 2. 카르노 맵과 부울 함수 최소화 카르노 맵은 논리함수를 간소화하는 도구로, 진리표의 입력변수 조합에 따른 함수...2025.11.18
-
디지털 공학을 설명하고 2-입력 부울함수를 이용하여 2-입력 부울함수 곱셈을 구현하시오2025.01.181. 디지털 공학 디지털 공학은 아날로그 신호를 디지털 데이터로 변환하여 정보를 저장, 전송, 처리하는 시스템을 다룬다. 디지털 시스템은 기본적으로 입력 장치, 논리 게이트, 출력 장치로 구성되며, 고속성, 정확성, 신뢰성, 유연성 등의 장점을 가지고 있다. 디지털 회로의 구성 요소로는 논리 게이트, 플립플롭, 디코더, 인코더, 멀티플렉서 등이 있다. 2. 부울 대수와 논리 게이트 부울 대수는 부울 변수와 논리 연산자를 사용하여 부울 함수를 다루는 대수적인 체계이다. 대표적인 논리 게이트로는 AND, OR, NOT, XOR, NAN...2025.01.18
