총 27개
-
서강대학교 고급전자회로실험 8주차 예비/결과레포트 (A+자료)2025.01.211. 디지털 필터 설계 고급전자회로 실험 결과 보고서실험 8. Digital filter design 분반수학번이름조6학번이름시작종료실험시작/종료시간 기재(통계 목적임)< 예비 보고서 >1. 아래의 Matlabfunction을조사하여 간단히 설명하시오.• conv(), freqz(), filter(), fvtool()• sinc(), hamming(), fir1() 2. 주파수 응답 분석 2. 강의자료의 그래프(1-1에서 3-4까지)를 Matlab으로 그리시오. (각 그래프의 matlab코드 포함) 3. 디지털 필터 설계 및 구현 ...2025.01.21
-
Oscillator 설계 예비보고서2025.04.271. Push-pull 증폭기 동작 이해 R_L=100 ohm, R_bias=1k ohm, V_CC=12V인 경우, Push-pull 증폭기의 동작을 이해하고 Dead zone과 Crossover distortion 현상을 파악하며 이를 제거하는 방법에 대해 실험한다. 2. Classic Push-Pull Amplifier 특성 그림 1(a) 회로를 시뮬레이션하여 입출력 transfer characteristic curve를 확인하고, Dead zone 현상이 발생하는 이유를 설명한다. 그림 1(b) 회로를 시뮬레이션하여 입출력 파...2025.04.27
-
논리회로설계실험 4주차 MUX 설계2025.05.151. 4:1 MUX 4:1 MUX는 4개의 입력 a, b, c, d와 2개의 선택 입력 s1, s0, 그리고 하나의 출력으로 구성되어 있다. 선택 입력 s1, s0의 조합에 따라 4개의 입력 중 하나가 출력으로 선택된다. 이를 Karnaugh map과 Boolean 식으로 표현할 수 있으며, Verilog를 이용하여 dataflow modeling과 gate-level modeling으로 구현할 수 있다. 2. 1:4 DEMUX 1:4 DEMUX는 1개의 입력과 2개의 선택 입력 s1, s0, 그리고 4개의 출력으로 구성되어 있다....2025.05.15
-
논리회로설계실험 6주차 D Latch 설계2025.05.151. D Latch 이번 실습의 목표는 D Latch를 Behavioral modeling, Dataflow modeling, Gate-level modeling, 그리고 Structural modeling으로 구현하는 것입니다. D Latch의 기본적인 구조와 작동 방식을 이해하고, 이를 바탕으로 다양한 모델링 방법을 통해 D Latch를 구현하였습니다. 이를 통해 논리회로 설계에 대한 이해도를 높일 수 있었습니다. 2. Schematic 설계 D Latch의 schematic을 두 가지 방법으로 그려보았습니다. 첫 번째는 log...2025.05.15
-
중앙대학교 아날로그및디지털회로설계실습 위상 제어 루프(PLL) 결과 보고서2025.05.101. 위상 제어 루프(PLL) 이번 실험은 통신 분야에서 채널 설정에 많이 사용하는 PLL을 설계 및 구성하였다. 위상제어루프를 구성할 때 XOR 게이트를 사용했고 5V의 구형파를 인가하였다. VCO의 캐패시터를 10nF, 100nF, 1uF로 바꿔가며 동작주파수 범위가 어떻게 바뀌는지 확인하였다. 첫 번째 실험, 10nF일 때는 약 14~16kHz까지 입출력의 주파수가 같았다. 두 번째 실험, 100nF은 약 5~10kHz까지 입출력의 주파수가 고정되었다. 세 번째 실험, 1uF은 약 1.3k~2.1kHz 까지의 주파수가 고정되었...2025.05.10
-
신디사이저(Synthesizer)의 발전에 대하여2025.05.011. 신디사이저의 정의 신디사이저는 여러 주파소나 파형 소리를 합성해서 새로운 소리를 만드는 혹은 저장된 음색을 사용자가 자신의 역량에 맞추어서 전자적인 변조를 만들어낼 수 있는 악기를 뜻한다. 이는 전자악기의 원류로써 전자악기계의 최강자라고 할 수 있다. 2. 신디사이저의 발전 과정 신디사이저의 발전은 약 100년의 역사를 가지고 있다. 1897년 Telharmonium이라는 최초의 전자악기가 등장했고, 1934년 하몬드 오르간이 개발되었다. 이후 진공관 기술의 발전, 로버트 모그 박사의 소형 신디사이저 양산 등을 거쳐 현대의 신...2025.05.01
-
전압제어 발진기 회로 설계 및 실험 결과2025.01.041. 슈미트 회로 슈미트 회로는 히스테리시스 특성을 가진 비교기로, 입력 신호가 증가할 때와 감소할 때의 입출력 특성이 다르다. 입력 전압이 문턱 전압 사이에 있을 경우 출력 상태는 이전 상태에 따라 결정된다. 2. 적분기 회로 적분기 회로에서 출력 전압은 입력 전압과 시간에 따라 변화한다. 이를 이용하여 전압 제어 발진기를 구현할 수 있다. 3. 전압제어 발진기 회로 전압제어 발진기 회로는 슈미트 회로, 적분기, BJT 스위치로 구성된다. 적분기 출력이 슈미트 회로의 문턱 전압을 넘으면 BJT 스위치가 on/off되어 적분기 출력...2025.01.04
-
아날로그 및 디지털회로 설계 실습 실습5_전압제어 발진기_결과보고서2025.01.211. 전압제어 발진기 전압제어 발진기란 입력 제어 전압의 크기에 따라 출력되는 신호의 주파수가 변하는 주파수 가변 신호 발생 회로를 말한다. 전압제어 발진기의 설계방법에는 여러 가지가 있지만 이번 전압제어 발진기 회로는 크게 3가지로 구성되는데 Op amp를 이용한 적분기, 스위치 역할을 하는 BJT, 비교기 역할을 하는 슈미트 회로로 구성된다. 이번 설계실습에서는 슈미트 회로와 적분기 회로를 이용한 전압제어 발진기 회로를 만들어보았다. 제어 전압 Vc값을 조절하면서 출력 주파수 값을 측정하였고 그 결과 Vc가 0.5V~2V인 구간...2025.01.21
-
Push-Pull Amplifier 설계 예비보고서2025.04.271. Push-Pull 증폭기 동작 이해 이 실험의 목적은 Ω Ω인 경우, Push-pull 증폭기의 동작을 이해하고 Deadzone과 Crossover distortion 현상을 파악하며 이를 제거하는 방법에 대해서 실험하는 것입니다. 실험에 사용되는 장비와 부품은 Function Generator, Oscilloscope, DC Power Supply, DMM, NPN Transistor 2N3904, PNP Transistor 2N3906, 1kΩ 저항, 100Ω 저항, UA741cp op-amp 등입니다. 2. Classic...2025.04.27
-
기기분석실험 메트포르민 용출시험2025.01.121. 용출시험 용출시험은 약물의 방출 및 용출 또는 가용화 상태를 조사하는 시험으로써 경구투여된 제제가 생체 내에서 어떤 양상으로 용해될 것인가에 대한 추측을 가능하게 하는 시험입니다. 용출시험에는 제1법, 제2법, 제3법 등이 있으며, 각 방법에 따라 장치와 시험액 등이 다릅니다. 용출시험을 통해 약물의 용출 속도와 용출 양상을 확인할 수 있습니다. 2. 메트포르민 메트포르민은 당뇨병 치료제로, 간에서 포도당이 생성되는 것을 막고 장에서는 포도당의 흡수를 감소시키며 인슐린에 대한 민감성을 개선합니다. 체중 증가를 일으키지 않고 저...2025.01.12
