총 30개
-
카운터의 응용으로 디지털시계의 회로도를 완성해 가는 과정 설명2025.01.221. 디지털 카운터 디지털 카운터는 펄스 수를 세거나 타이머 동작, 주파수를 분주하는 회로로 플립플롭을 활용한 기억소자와 조합논리소자로 이루어져 있다. 동기회로 상태의 변화는 클럭 펄스에 동기화해서 나타나지만 비동기 회로 상태 변화는 시스템에 오류가 발생할 때 발생한다. 카운터에는 비동기식 카운터와 동기식 카운터가 있으며, 동기식 카운터는 모든 플립플롭이 같은 시간에 자기 상태를 변화하도록 하지만 비동기식 카운터는 플립플롭의 상태 변화가 동시에 나타나지 않는다. 2. 디지털시계 회로도 구현 디지털시계를 카운터를 응용해 만들기 위해서...2025.01.22
-
숙명 컴퓨터특강 기말2024.12.311. 상용 컴퓨터 시스템 및 CPU 사양 선택 이 프레젠테이션에서는 4가지 상용 컴퓨터 제품(스마트폰, 태블릿, 노트북, 데스크톱)을 선택하고 그 이유를 설명합니다. 또한 8가지 상용 컴퓨터 제품의 CPU 사양을 자세히 살펴봅니다. 이를 통해 캐시 메모리, CPU 아키텍처, 성능 지표 등 컴퓨터 시스템의 핵심 구성 요소에 대한 이해를 높일 수 있습니다. 2. 상용 CPU의 캐시 메모리 평가 이 프레젠테이션에서는 상용 CPU의 캐시 메모리 구조와 특성을 자세히 분석합니다. 캐시 메모리가 다단계로 구성되어 있고, 대부분의 비임베디드 C...2024.12.31
-
[부산대 어드벤처 디자인] 4장 아두이노 통신 예비보고서2025.01.121. UART 통신 UART 통신은 대표적인 비동기식 직렬 통신 기술이다. 일반적으로 마이크로컨트롤러에 탑재되어 있다. 동시에 송신 수신이 가능한 전이중 통신방식으로 데이터를 전송할 때 데이터 패킷을 생성한다. TX를 통하여 정확한 타이밍으로 신호를 생성하고, RX에서는 baud rate에 따라 신호를 읽고, 데이터를 분리한다. RX와 TX, Gnd 가 연결되어야하며, 비동기 통신이기에 두 개의 baud rate를 일치시켜주어야한다. 2. SPI 통신 동기식 직렬통신 기술인 SPI통신은 UART와 같은 전이중 통신방식이다. 1대 다...2025.01.12
-
아주대학교 물리학실험1 A+ 8.물리진자 예비 + 결과 보고서2025.04.261. 물리진자 실험을 통해 물리진자의 특성을 분석하였다. 막대 모양의 물리진자를 이용하여 단진동을 시키면서 진동 주기와 질량 중심 거리 L_cg의 관계를 확인하였다. 이를 통해 최소 진동 주기와 그때의 L_cg를 측정할 수 있었다. 또한 물리진자를 이용하여 중력가속도를 측정하였는데, 이론값과 4.69%의 오차를 보여 실험이 정상적으로 진행되었음을 확인하였다. 마지막으로 다양한 형태의 물체에 대해 관성모멘트를 측정하고 이론값과 비교하여 10% 내외의 오차를 보여 실험 결과가 신뢰할 수 있는 수준임을 확인하였다. 1. 물리진자 물리진자...2025.04.26
-
아날로그 및 디지털 회로 설계실습 예비보고서 12주차2025.01.171. 4진 비동기 카운터 4진 비동기 카운터의 이론을 바탕으로 1MHz의 구형파를 입력할 때 Q1 신호의 주파수는 0.5MHz, Q2 신호의 주파수는 0.25MHz임을 확인하고 입력 신호, Q1 신호, Q2 신호의 파형을 그려보았습니다. 2. 8진 비동기 카운터 설계 버튼 스위치를 이용하여 카운트가 증가하도록 8진 비동기 카운터의 회로도를 설계하였습니다. Q1, Q2, Q3 출력 신호에 LED를 연결하여 카운터의 상태를 확인할 수 있도록 하였습니다. 3. 10진 비동기 카운터 설계 16진 비동기 카운터와 리셋 회로를 이용하여 10진...2025.01.17
-
마이크로프로세서응용 ATmega128 USART 보고서2025.01.241. USART(Universal Synchronous and Asynchronous Receiver and Transmitter) USART는 동기 및 비동기 전송 모드에서 전이중 통신이 가능하고, 멀티 프로세서 통신 모드로 동작할 수 있으며, 높은 저밀도의 브레이트 발생기(Baud Rate Generator)을 내장하고 있습니다. USART는 전 이중 동작, 비동기 방식과 동기 방식 통신모드 지원, 마스터와 슬레이브 클럭 동기 동작, 고해상도 Baud Rate 발생기 내장, 다양한 데이터 비트와 스톱 비트 제공, 패리티 발생과 ...2025.01.24
-
한양대에리카 일반물리학실험 진자2025.01.141. 단진자 단진자란 늘어나지 않는 줄에 매달린 질점으로 구성된 이상화된 계이다. 평형점에서 한쪽으로 당겼다가 놓으면 중력의 영향으로 수직 평면상에서 추는 왔다 갔다 한다. 이 운동은 주기적인 진동이다. 단진자는 위쪽 끝이 고정되어있는 길이 L의 가벼운 끈의 다른 한쪽 끝에 매달려 있는 점질량 m으로 구성되어 있다. 운동은 중력에 의해서 일어나고 수직면에서 움직인다. 단진자가 수직선과 만드는 각이 작을 때 그 운동은 단조화 진동자의 운동이 된다는 것을 보일 수 있다. 2. 물리진자 물리진자 혹은 복합진자는 질량중심을 지나지 않는 고...2025.01.14
-
시모스 셋업2025.01.151. 시모스 셋업 정의 CMOS(Complementary Metal-Oxide Semiconductor)는 읽고 쓰기가 가능한 반도체 형태로, 보통 시모스라고 읽으며 아주 적은 전력만으로도 내용을 계속 유지할 수 있습니다. 시모스 셋업은 시모스에 저장되어 있는 일종의 프로그램으로, 컴퓨터 사용자는 시모스 셋업에서 시모스에 저장된 하드웨어 설정 사항을 제어할 수 있습니다. 2. UEFI 바이오스 UEFI(Unified Extensible Firmware Interface)는 기존 바이오스 인터페이스를 대체하는 새로운 인터페이스로, 마...2025.01.15
-
한양대 Register2025.05.041. D Flip-Flop D Flip-Flop은 SR FF에 Not gate를 추가한 것으로, (0,1)과 (1,0) 값만 사용하고 싶을 때 input 낭비 없이 사용할 수 있다. D에 0이 입력되면 Q에는 1이 출력되고 Q'에는 0이 출력된다. 반대로, 1이 입력되면 Q에는 0이 출력되고 Q'에는 1이 출력된다. D FF의 timing diagram은 T FF의 timing diagram과 큰 차이가 있다. 다른 FF는 모두 positive edge로 clock이 0에서 1로 바뀌는 시점에 작동하지만, T FF은 negative...2025.05.04
-
중앙대학교 아날로그 및 디지털 회로 설계 실습 11차 예비보고서2025.01.041. 비동기식 4진 카운터 비동기식 4진 카운터에 1MHz의 구형파를 인가했을 때, Q1 신호의 주파수는 0.5MHz, Q2 신호의 주파수는 0.25MHz로 나타났습니다. 이를 통해 Q1은 2분주 회로, Q2는 4분주 회로로 사용할 수 있음을 확인했습니다. 2. 8진 비동기 카운터 설계 74HC73 칩 3개를 연결하여 8진 비동기 카운터를 설계했습니다. 버튼 입력에 따라 (Q3, Q2, Q1)의 상태가 000 -> 001 -> ... -> 111로 반복되는 것을 확인했습니다. 3. 10진 비동기 카운터 설계 16진 비동기 카운터와 ...2025.01.04
