
총 1,210개
-
중앙대 전기회로설계실습 예비보고서72025.05.141. RC 회로의 시정수 측정 이 보고서에서는 RC 회로의 시정수를 측정하는 방법을 설계하고 있습니다. 주요 내용은 다음과 같습니다: 1. DMM의 내부 저항을 측정하는 방법을 설계하였습니다. DMM의 내부 저항을 알면 RC 회로의 시정수를 계산할 수 있습니다. 2. 2.2uF 커패시터와 DMM의 내부 저항을 이용하여 RC 시정수를 측정하는 방법을 설계하였습니다. 충전 및 방전 시간을 측정하여 시정수를 구할 수 있습니다. 3. 시정수가 10us인 RC 회로를 설계하고, 오실로스코프로 전류, 저항 전압, 커패시터 전압 파형을 관...2025.05.14
-
중앙대학교 전기회로설계실습 A+ 결과보고서 3. 분압기(Voltage Divider) 설계2025.05.031. 분압기(Voltage Divider) 설계 이번 측정에서 오차가 발생한 이유에는 우선 측정할 때 브레드보드를 이용하였기에 브레드보드의 내부저항의 영향이 있었을 것이다. 또한 실험테이블이 냉방기 근처에 있었고, 온도에 민감한 저항을 여러 개 사용하였기에 이에 따른 영향이 있었을 수 있다. 또한 실험에 사용한 DMM과 DC Power Supply에서의 오차가 발생했을 가능성이 있고, 마지막으로 측정자의 조작 미숙에 의한 오차가 발생했을 수 있다. 1. 분압기(Voltage Divider) 설계 분압기는 전자 회로에서 매우 중요한 ...2025.05.03
-
중앙대 전기회로설계실습 예비보고서42025.05.141. Thevenin 등가회로 설계 이 보고서에서는 Thevenin 등가회로를 설계, 제작, 측정하여 원본 회로 및 이론값과 비교하는 것을 목적으로 합니다. 브리지 회로에서 부하 저항 RL에 걸리는 전압과 전류를 이론적으로 계산하고, Thevenin 등가회로의 Vth와 Rth를 구합니다. 또한 실험적으로 Vth와 Rth를 측정하는 방법을 설명하며, 부하가 포함된 Thevenin 등가회로를 그리고 RL의 전압과 전류를 측정하는 회로를 제시합니다. 1. Thevenin 등가회로 설계 Thevenin 등가회로 설계는 전기 회로 분석에 있...2025.05.14
-
중앙대 전기회로설계실습 결과보고서32025.01.171. 분압기(Voltage Divider) 설계 이 날 진행한 실험에서는 부하저항을 고려하지 않은 무부하 분압기와 부하저항을 고려한 유부하 분압기를 설계하여 그 차이를 느껴보고 부하저항의 필요성에 대해서 알아보는 실험이다. 실험 결과 부하를 고려하지 않은 설계는 실제 부하를 연결하게 되었을 때 의도하였던 값을 제공할 수 없으며 이는 비현실적이고 잘못된 회로라고 할 수 있다. 반면 부하를 고려한 설계에서는 이론값과 측정값 사이의 오차율이 0.138%로 매우 작게 나와 성공적인 실험이었음을 알 수 있다. 2. 부하효과 부하저항을 고려하...2025.01.17
-
[전기회로실험1]결과보고서 chapter52025.05.051. 저항회로 실험 결과 표 5-3에서 합성저항 Rs의 이론값, 계산값, 측정값의 오차는 실험에 사용된 저항의 실제 값과 이론값의 차이, 회로 구성 과정에서의 손실, 회로 시험기의 오차 등으로 인해 발생했다. 표 5-3의 전류 I의 계산값과 측정값의 오차도 같은 이유로 발생했다. 표 5-4의 병렬 합성저항 Rp의 오차도 유사한 이유로 발생했으며, 전류 I의 계산값과 측정값의 오차도 같은 이유로 발생했다. 표 5-5의 합성저항 Ro와 전류 I의 오차도 저항값과 회로 시험기의 오차로 인해 발생했다. 합성저항을 측정할 때 외부 전원을 제...2025.05.05
-
[중앙대학교 2학년 2학기 전기회로설계실습] 예비보고서4 구매 시 절대 후회 없음(A+자료)2025.04.281. Thevenin 등가회로 설계 이 보고서는 전기회로 설계 및 실습 과목의 예비보고서 4에 대한 내용입니다. 이 실습에서는 Thevenin 등가회로를 설계, 제작, 측정하여 원본 회로 및 이론값과 비교하는 것이 목적입니다. 보고서에는 브리지 회로에서 부하 저항 RL에 걸리는 전압과 전류를 계산하는 방법, Thevenin 등가회로의 이론적 계산 방법, Thevenin 등가회로의 실험적 측정 방법, 부하가 포함된 Thevenin 등가회로 회로도 등이 자세히 설명되어 있습니다. 1. Thevenin 등가회로 설계 Thevenin 등가...2025.04.28
-
[전기회로설계실습] 설계실습 10. RLC 회로의 과도응답 및 정상상태응답2025.05.131. RLC 회로의 과도응답 본 실험은 RLC 회로의 과도응답을 확인하는 것이 목적이다. 저감쇠, 임계감쇠, 과감쇠 특성을 관찰하고 각 경우의 저항값을 측정하였다. 저감쇠 응답에서 측정한 진동 주파수와 이론값을 비교하여 7.98%의 오차율을 보였다. 오차 원인으로는 측정 방법의 부정확성과 인덕터 값 측정의 어려움을 들 수 있다. 임계감쇠 응답에서는 40.07%의 큰 오차율을 보였는데, 이는 눈으로 관측하기 어려운 임계감쇠 특성 때문으로 판단된다. 과감쇠 응답에서는 측정값을 바탕으로 이론 조건을 만족함을 확인하였다. 2. RLC 회로...2025.05.13
-
전기및디지털회로실험 실험 9. 테브난의 등가회로 예비보고서2025.05.101. 테브난의 정리 테브난의 정리는 전기 회로 이론에서 중요한 개념으로, 복잡한 회로를 하나의 등가전원과 직렬 저항으로 단순화할 수 있게 해준다. 이를 통해 회로 분석을 쉽게 할 수 있으며, 물리적 특성을 이해하는 데에도 도움이 된다. 2. 테브난 등가회로 계산 테브난 등가회로를 계산하기 위해서는 개방전압과 단락전류를 측정하여 등가전압과 등가저항을 구하는 과정이 필요하다. 이를 통해 복잡한 회로를 단순화할 수 있다. 3. 가변저항 가변저항은 사용자가 직접 저항값을 조절할 수 있는 저항기로, 전기/전자 분야에서 다양하게 활용된다. 가...2025.05.10
-
A+ 받을 수 있는 중앙대학교 전기회로설계실습 설계실습 11. 공진회로와 대역여파기 설계2025.05.151. RLC 직렬 및 병렬 공진회로 RLC 직렬, 병렬 공진회로의 R이 출력일 때 전달함수의 크기와 위상차를 측정하고 필터로써의 역할을 이해하였다. Q=1, Q=10에 가깝도록, L=10mH, C=11.79nF에서 진행하였다. 공진주파수, 반전력주파수, 대역폭, Q-factor를 실험으로 구하고 이론값과 비교 분석하였다. 오차가 큰 이유는 회로의 임피던스와 함수발생기의 임피던스가 주파수에 따라 변하면서 서로 영향을 주었기 때문이며, L,C의 정확하지 않은 크기와 브레드보드, 전선의 저항 등도 영향을 미쳤다. 1. RLC 직렬 및 병...2025.05.15
-
[중앙대학교 2학년 2학기 전기회로설계실습] 예비보고서6 구매 시 절대 후회 없음(A+자료)2025.04.281. DMM을 사용한 교류전원 접지 전압 측정 DMM을 전압측정모드로 설정하고, DMM의 한 단자를 220V 교류전원 접지에, 다른 단자를 다른 220V 교류전원 접지에 연결하여 두 소켓 사이의 저항을 측정하는 방법을 설계하였습니다. 2. 계측기의 입력 특성 분석 Function Generator의 출력저항은 50Ω, DMM의 입력저항은 10MΩ, 오실로스코프의 입력저항은 1MΩ입니다. Function Generator 출력이 5Vpp의 사인파일 때, 주파수에 따른 DMM과 오실로스코프의 측정값 차이를 예상하고 그래프로 나타내었습니...2025.04.28