총 27개
-
중앙대학교 아날로그및디지털회로 예비보고서42025.01.201. Wien bridge 회로 설계 주어진 Wien bridge 회로에서 V+와 V-의 관계식을 구하고, 이 관계식을 이용하여 1.63 kHz에서 발진하는 Wien bridge 회로를 설계하였습니다. 전압 분배 공식을 사용하여 관계식을 도출하였고, 이를 통해 976.4Ω의 저항 값을 사용해야 한다는 것을 확인하였습니다. 2. Wien bridge oscillator 설계 발진 조건을 만족하는 R1, R2 값을 찾아 Wien bridge oscillator를 설계하였습니다. R1=5kΩ, R2=10kΩ을 사용하여 회로를 구성하였고,...2025.01.20
-
중앙대학교 아날로그및디지털회로설계실습 신호 발생기2025.05.101. Wien bridge 신호발생기 설계 및 제작 이번 실험에서는 일정한 주파수와 위상, 크기를 가진 주기 함수를 발생시키는 신호 발생기를 설계하였다. Op amp에 인가되는 저항의 크기로 원하는 주파수와 gain을 설정하고, 다이오드를 연결하여 왜곡이 덜 발생하는 회로를 구성하였다. 첫 번째 실험으로 다이오드를 추가하지 않은 신호발생기에서는 발진 주파수가 1.667kHz가 나왔고, 두 번째 실험으로는 다이오드를 추가한 안정된 신호발생기는 발진주파수가 1.613 kHz가 나왔다. 첫 번째, 두 번째 실험의 출력파형을 비교해보고, ...2025.05.10
-
A+ 전자회로설계실습_Oscillator 설계2025.01.211. OP-Amp를 이용한 Oscillator 설계 이 실습에서는 OP-Amp를 이용한 Oscillator(신호발생기)를 설계하고 측정하여 positive feedback의 개념을 파악하고, 피드백 회로의 parameter 변화에 따른 신호 파형을 학습합니다. 주어진 조건에서 T1=T2=0.5ms가 되도록 Oscillator 회로를 설계하고, PSPICE 시뮬레이션을 통해 출력 전압(vo), 반전 입력 전압(v-), 비반전 입력 전압(v+)의 파형을 확인합니다. 또한 T1, T2, 문턱 전압 VTH, VTL의 값을 측정합니다. 설계...2025.01.21
-
단조화 진동과 감쇠 운동 실험 보고서2025.01.021. 단조화 진동 실험을 통해 용수철의 복원력에 의해 단조화 진동하는 카트의 주기를 측정하였다. 용수철 상수를 측정하고 이를 통해 주기를 계산할 수 있었다. 실험 결과 용수철 상수와 주기는 실험 조건에 따라 큰 차이가 없었다. 2. 감쇠 진동 알루미늄 트랙 위에서 자석에 의한 맴돌이 전류로 인한 감쇠 진동 특성을 확인하였다. 자석과 트랙 사이의 거리가 가까워질수록 감쇠 계수가 증가하고 각진동수가 감소하여 주기가 증가하는 것을 관찰할 수 있었다. 3. 강제 감쇠 진동 감쇠 진동하는 카트에 외부에서 주기적인 힘을 가해 강제 감쇠 진동을...2025.01.02
-
홍익대학교 전자회로(2) H-SPICE 시뮬레이션 보고서2025.04.261. CS Amp 설계 CS Amp 설계 시 전압이득 20 정도를 얻기 위해 M2 NMOS TR의 W/L 크기와 Vb 바이어스 전압을 조절하였다. M2가 Current Source로 동작할 수 있도록 VDS에 따른 전류 변화가 작은 조건을 찾았으며, 전압이득을 높이기 위해 M1 PMOS TR의 W 크기를 조절하였다. 최종적으로 M2의 W/L을 0.6um, Vb를 0.62V로 설정하고 M1의 W를 0.4um로 설정하여 전압이득 22.4를 얻었다. 2. Transient 시뮬레이션 Vin에 1.86V DC 바이어스와 10mV Peak-...2025.04.26
-
대학물리및실험2_실험7_R-L-C 병렬회로 실험2025.01.151. RLC 병렬회로 RLC 병렬회로는 저항 R, 인덕터 L, 축전기 C로 이루어진 전기 회로를 말한다. 교류전압에 의해 회로에 교류가 흐르게 되는데, 인덕터와 축전기의 고유 진동수가 가해진 교류전압의 진동수와 일치할 때 전류의 크기가 극대화되는 공진 현상이 일어난다. 병렬회로의 경우 임피던스 대신 어드미턴스(admittance) Y를 이용하여 회로를 해석한다. 공진 조건은 서셉턴스 성분 B가 0이 되는 경우이며, 이때 전압과 전류의 위상이 같아진다. 서셉턴스 성분 B가 양수(음수)일 경우 용량성(유도성) 회로가 되어 전류(전압)가...2025.01.15
-
진균 감염증의 발생 조건과 예방 및 치료방법2025.01.041. 진균 감염증 진균 감염증은 진균(곰팡이)이 피부의 가장 바깥층인 각질층이나 손발톱, 머리카락 등에 감염되어 발생하는 질환입니다. 최근 전 세계적으로 진균 감염이 심각한 문제를 발생시키고 있는 추세이며, 특히 노령자나 면역저하 환자들에게 큰 문제를 발생시키고 있습니다. 2. 진균 감염증의 발생 조건 건강한 성인의 경우 진균 감염에 대하여 강한 면역력을 가지고 있지만, 노인, 어린이, 이식 수술 환자, 에이즈 감염자, 화학 요법제 투여 환자나 면역억제제를 장기간 사용 환자처럼 면역력이 약화된 집단은 진균 감염에 취약합니다. 또한 ...2025.01.04
-
RLC 회로 실험2025.05.101. RLC 회로 RLC 회로는 저항 R, 인덕터 L, 축전기 C로 구성된 직렬 회로에 교류 전원을 연결한 것이다. 이 회로에서 각 소자에 걸리는 전압과 전류의 관계, 임피던스와 위상차 등을 이론적으로 설명하고 있다. 실험에서는 각 소자의 값을 측정하고 주파수를 변화시키면서 전압과 전류를 측정하여 RLC 회로의 특성을 확인한다. 2. 임피던스 RLC 회로의 임피던스 Z는 R, XL, XC의 합성 저항으로 표현된다. 임피던스 Z와 전원 전압 ε, 전류 I의 관계는 옴의 법칙과 유사한 형태로 나타낼 수 있다. 또한 전압과 전류의 위상차...2025.05.10
-
진균 감염증의 발생조건, 예방법, 치료방법2025.05.031. 진균 감염증 진균은 식물과 동물에 속하지 않는 생물로 사람에게 감염을 일으킬 수 있다. 진균은 포자로 공기 중이나 토양에 존재하며, 주로 폐나 피부에서 병이 시작된다. 면역력이 약한 사람들이 진균 감염증에 걸릴 가능성이 크다. 2. 진균 감염증의 발생조건 진균은 흙이나 썩어가는 식물에서 자라며, 포자를 퍼뜨려 번식한다. 면역력이 약한 사람, 인공관절이나 심장 판막 이식자, 노약자, 어린이, 에이즈 환자, 각종 만성 질환자 등이 진균 감염증에 걸릴 가능성이 크다. 3. 진균 감염증의 예방법 진균 감염증을 예방하기 위해서는 주변 ...2025.05.03
-
전자공학응용실험 7주차 5차 실험 공통 소오스 증폭기 결과 레포트2025.01.291. 다단 증폭기의 입력단과 출력단 조건 다단 증폭기의 입력단에서는 입력 임피던스가 커야 입력 전압이 많이 걸려 신호가 다음 단으로 잘 넘어간다. 출력단에서는 출력 임피던스가 부하 저항보다 매우 작아야 부하에 전압이 많이 걸리면서 출력 전압이 커지게 된다. 2. 다단 증폭기의 전압 이득 감소 이유 각 단의 출력 전압은 다음 증폭기에 연결될 때 다음 단의 저항에 의해 전압 분배가 일어나게 되어 최종 단의 전압 이득이 각 단마다 전압 분배가 된만큼 감소하여 나타나게 된다. 3. 실험 회로 변경 이유 처음 50kΩ 저항으로 진행하였을 때...2025.01.29
