
총 109개
-
RC회로 예비보고서2025.01.121. RC회로 RC회로는 초소형 디지털 회로 방식의 한 종류로 저항과 콘덴서, 트랜지스터를 이용한 논리 회로입니다. 회로의 동작 속도를 빠르게 하기 위해 트랜지스터의 직렬 저항에 대하여 병렬로 스피드업 콘덴서를 넣는 것으로, 잡음 비율이 크다고 합니다. 2. 키르히호프 법칙 키르히호프 법칙은 임의의 복잡한 회로를 흐르는 전류를 구할 때 사용되는 법칙으로, 전류에 관한 제1법칙(접합점법칙 또는 전류법칙)과 전압에 관한 제2법칙(폐회로 법칙, 고리법칙 또는 전압법칙)이 있습니다. 이 두 법칙을 수식으로 나타낸 연립방정식의 해로 전류를 ...2025.01.12
-
[A+보고서]전자회로실험-연산증폭기(op amp)2025.01.171. 연산 증폭기 연산 증폭기(operation amplifier)는 처음에는 이름대로 증폭과 가산, 감산, 미분, 적분 등의 연산을 수행하기 위해 만들어져 아날로그 컴퓨터에 이용되던 소자이다. 연산 증폭기가 하는 일은 두 입력 V_in1, V_in2의 '차이'를 '증폭'시켜 출력으로 내보내는 것이다. 이를 식으로 나타내면 V_out=A_o(V_in1-V_in2)이다. 여기서 A_0는 전압이득, 즉 전압 증폭도이며 이 연산 증폭기가 몇 배로 증폭을 하는지 나타낸 값이다. 기본적인 연산증폭기에 출력 신호의 일부를 다시 입력으로 넣어주...2025.01.17
-
전자회로실험 과탑 A+ 결과 보고서 (실험 22 연산 증폭기 특성)2025.01.291. 연산 증폭기 특성 연산 증폭기(op-amp)는 두 입력 단자 간의 전압 차이를 증폭하여 출력으로 전달하는 고이득 전압 증폭기이다. 이 연산 증폭기는 다양한 회로 구성에 따라 반전 증폭기, 비반전 증폭기, 차동 증폭기 등으로 활용될 수 있으며, 각 회로는 저항 및 피드백 요소를 추가하여 원하는 특성에 맞게 출력 전압을 조정할 수 있다. 2. 공통 모드 전압 범위 연산 증폭기의 입력 공통 모드 전압 범위를 측정하여 표 22-1에 기록하였다. 입력의 공통 모드 전압을 변화시키면서, 연산 증폭기의 DC 전류가 일정하게 흐르고 출력의 ...2025.01.29
-
홍익대학교 집적회로 최종 프로젝트2025.05.151. 1비트 전가산기 논리회로 분석 및 변환 NAND 게이트, NOR 게이트, 인버터만 사용할 수 있는 Microwind 프로그램의 특성상 회로도를 NAND 게이트, NOR 게이트, 인버터로 구성된 회로도로 변경하였다. Cout을 구성하는 2개의 AND 게이트와 1개의 OR 게이트를 3개의 NAND 게이트로 변경하였고, XOR 게이트를 2개의 NAND 게이트, 1개의 NOR 게이트, 2개의 인버터로 변경하였다. 최종적으로 7개의 NAND 게이트, 4개의 인버터, 2개의 NOR 게이트로 구성된 1비트 전가산기 회로를 설계하였다. 2....2025.05.15
-
전자공학응용실험 7주차 5차 실험 공통 소오스 증폭기 결과 레포트2025.01.291. 다단 증폭기의 입력단과 출력단 조건 다단 증폭기의 입력단에서는 입력 임피던스가 커야 입력 전압이 많이 걸려 신호가 다음 단으로 잘 넘어간다. 출력단에서는 출력 임피던스가 부하 저항보다 매우 작아야 부하에 전압이 많이 걸리면서 출력 전압이 커지게 된다. 2. 다단 증폭기의 전압 이득 감소 이유 각 단의 출력 전압은 다음 증폭기에 연결될 때 다음 단의 저항에 의해 전압 분배가 일어나게 되어 최종 단의 전압 이득이 각 단마다 전압 분배가 된만큼 감소하여 나타나게 된다. 3. 실험 회로 변경 이유 처음 50kΩ 저항으로 진행하였을 때...2025.01.29
-
[전자공학응용실험] 능동부하가 있는 공통 소스증폭기-예비레포트2025.04.261. 능동 부하가 있는 공통 소스 증폭기 이 실험에서는 정전류원 전류 거울을 이용한 능동 부하가 있는 공통 소스 증폭기 회로를 구성하고, 이를 바탕으로 공통 소스 증폭기의 전압 이득을 구하고자 한다. 능동 부하는 아날로그 증폭기에서 널리 사용되고 있으며, 간단한 공통 소스 증폭기에 적용함으로써 특성을 정확하게 파악할 수 있다. 2. 공통 소스 증폭기의 전달 특성 곡선 입력에 따라서 M1에 흐르는 전류와 부하에 흐르는 전류가 같아지는 출력을 구할 수 있고, 이를 통해 공통 소스 증폭기의 전달 특성 곡선을 구할 수 있다. 3. 공통 소...2025.04.26
-
눈에 번쩍 뜨이는 물리1 교과 세특 기재 예시입니다.2025.05.101. 교류 회로와 임피던스 교류 회로를 학습하면서 용량 리액턴스와 유도 리액턴스의 개념이 잘 이해되지 않아 인터넷을 통해 조사하던 중 RLC 회로의 고유 진동수인 임피던스에 대해 알게 됨. 이 과정을 통해 교류 회로에 대한 이해도를 높이게 됨. 2. 정상파의 특성 파동의 공명단원을 학습하면서 정상파의 진동수가 기본진동의 정수배가 아닌 경우에는 정상파가 발생하지 않는다는 점을 개구간과 폐구간에서 생기는 정상파의 모양을 이용하여 이해함. 이 과정에서 정상파의 진동수 파장, 주기, 속력 사이의 관계를 이해하였고, 급우들과 정상파를 주제로...2025.05.10
-
반도체공정 과제2025.05.101. Comparison of conventional MOSFET and Fin FET MOSFET(Metal Oxide Semiconductor Field Effect Transistor)은 4개의 단자(source, drain, gate, 기판의 접지)로 구성되어 있으며 금속-산화물-반도체 구조로 이루어져 있습니다. 평면(2D) 구조를 가지고 있습니다. FinFET(Fin Field Effect Transistor)은 트랜지스터 모양이 물고기 지느러미를 닮아 붙여진 이름입니다. MOSFET의 집적도를 높이기 위해 채널 길이를 줄...2025.05.10
-
전자회로실험 과탑 A+ 결과 보고서 (실험 14 캐스코드 증폭기)2025.01.291. 캐스코드 증폭기 캐스코드 증폭기는 입력단, 증폭단, 출력 특성으로 구성되어 있다. 입력단의 MOSFET M_1은 소스 팔로워 역할을 하며, 증폭단의 MOSFET M_2는 캐스코드 역할을 한다. 캐스코드 구조는 출력 저항을 크게 만들어 전압 이득을 향상시키며, 채널 길이 변조 효과를 최소화하여 넓은 대역폭에서 동작할 수 있다. 캐스코드 증폭기의 전압 이득은 대략적으로 A_v = g_m * R_D로 나타낼 수 있다. 2. 실험 절차 및 결과 실험에서는 V_GG 값을 변화시키며 출력 전압을 측정하였고, 트랜스컨덕턴스 g_m과 출력 ...2025.01.29