총 892개
-
디지털집적회로설계 13주차 실습 - 게이트 회로 분석2025.11.161. OR GATE 지연 및 전력 측정 MAGIC에서 추출한 OR GATE의 특성을 SPICE 시뮬레이션으로 분석했다. tpdr(상승 지연)은 199.6ns, tpdf(하강 지연)은 199.8ns로 측정되었으며, 평균 전파 지연(tpd)은 199.7ns이다. 출력 신호의 상승 시간(trise)은 0.485ns, 하강 시간(tfall)은 0.300ns로 측정되었다. 입력 신호는 AND 게이트와 동일하게 적용되었으며, 시뮬레이션 결과 OR GATE가 제대로 구현되었음을 확인했다. 2. XOR GATE 지연 및 전력 측정 XOR GATE...2025.11.16
-
5주차 결과 보고서 19장 논리회로 응용 및 Karnaugh Map (1)2025.05.031. 논리회로 응용 논리회로 응용 및 Karnaugh Map 실험을 통해 논리식의 간략화와 논리회로 구성을 실험하였습니다. 주어진 부울 대수식을 이용하여 논리회로를 설계하고, 카르노 맵을 활용하여 간략화하는 과정을 수행하였습니다. 실험 결과를 통해 간략화된 회로와 원래 회로의 출력이 동일함을 확인하였습니다. 2. Karnaugh Map Karnaugh Map을 활용하여 주어진 부울 대수식을 간략화하는 과정을 수행하였습니다. Karnaugh Map을 통해 얻은 간략화된 식과 부울 대수식을 이용한 간략화 결과가 동일함을 확인하였습니다....2025.05.03
-
디지털시스템설계 실습 13주차2025.05.091. 8bit -carry lookahead adder 하위모듈 구현 이번 실습에서는 8비트 carry lookahead adder의 하위 모듈을 구현하였습니다. carry lookahead adder는 carry 전파 지연을 줄이기 위해 설계된 adder 회로입니다. 이를 통해 더 빠른 연산 속도를 달성할 수 있습니다. 2. 32bit -carry select adder 모듈 구현 또한 32비트 carry select adder 모듈을 구현하였습니다. carry select adder는 carry 발생 여부에 따라 두 개의 결과를...2025.05.09
-
직렬 RLC회로2025.05.131. RLC회로의 개요 RLC회로는 한 회로에 저항, 유도기, 축전기가 모두 연결된 것을 말한다. 이때 용량형 부하, 유도형 부하, 저항형 부하로 이루어진 세 가지 기본적인 회로에서 도입한 위상자를 이용하면 그 해를 쉽게 구할 수 있다. 직렬 RLC회로는 용량형 회로, 유도형 회로, 공명 회로의 세 가지 형태로 분류된다. 2. 전류진폭 직렬 RLC회로에서 전류진폭(I)은 교류 기전력의 진폭(xi_m)을 회로의 임피던스(Z)로 나눈 값으로 나타낼 수 있다. 임피던스(Z)는 저항(R), 유도성 리액턴스(X_L), 용량성 리액턴스(X_C...2025.05.13
-
중앙대 전자회로 설계 실습 결과보고서3_Voltage Regulator 설계2025.01.111. DC Power Supply DC Power Supply는 직류전압을 공급하는 회로를 만들 때 중요한 계측기이다. 따라서 DC Power supply를 이해하는 것이 중요하다. 변압기, 다이오드, 커패시터를 이용하여 브리지 방식의 정류회로를 구성하였고 오실로스코프로 교류 성분의 파형을 알아보았다. 2. 정류회로 설계 다이오드를 이용해 브리지 방식의 정류회로 형태의 DC Power supply를 구성하였다. Function generator의 Amplitude를 5 V, Frequency를 10 ㎑의 입력신호를 회로에 공급하였고...2025.01.11
-
전자회로실험 과탑 A+ 결과 보고서 (실험 21 차동 증폭기 심화 실험)2025.01.291. MOS 차동 쌍 회로 주어진 MOS 차동 쌍 회로는 정전류원을 기반으로 한 차동 증폭기로, 신호 증폭과 공통 모드 신호 제거를 위한 고급 회로 구조를 가지고 있다. 주요 동작 원리는 입력 트랜지스터, 전류 거울, 부하 트랜지스터 등으로 구성되어 있으며, 공통 모드 제거, 정전류 안정성 등의 특성을 가지고 있다. 이 회로는 고속 신호 처리, 연산 증폭기의 입력단, 데이터 변환기 등 다양한 아날로그 회로에서 사용된다. 2. 실험 절차 및 결과 실험 절차에는 증폭기 설계를 위한 동작점 결정, 입력-출력 공통 모드 전압 레벨 확인, ...2025.01.29
-
달링톤, 캐스코드 및 캐스코드 증폭기 실험2025.11.161. 달링톤(Darlington) 회로 달링톤 회로는 전류 증폭을 위한 고성능 바이폴라 트랜지스터 회로로, 두 개의 바이폴라 트랜지스터를 직접 연결하여 구성된다. 첫 번째 트랜지스터 Q1에서 증폭된 전류가 Q2의 베이스로 연결되어 다시 증폭되므로, 전체 전류이득은 두 트랜지스터의 이득을 곱한 형태인 βD = β1×β2가 된다. 이 회로의 주요 목적은 전류를 효과적으로 증폭하는 것이며, 전압이득은 Emitter Follower와 유사하여 1에 가까운 값을 가진다. 2. 캐스코드(Cascode) 회로 캐스코드 회로는 고주파에서 사용되는...2025.11.16
-
전기공학에서의 오일러 항등식 응용2025.11.151. 오일러 항등식의 정의 및 기본 개념 오일러 항등식은 수학자 레오나르도 오일러에 의해 발견된 중요한 수학 공식으로, 지수 함수, 삼각 함수, 로그 함수 등 다양한 수학적 함수들 간의 관계를 나타낸다. 이 항등식은 수학의 여러 분야에서 널리 사용되며, 특히 전기공학 분야에서 전기회로의 해석과 설계에 매우 중요한 역할을 한다. 2. 복소수 전압과 전류 관계식 유도 오일러 항등식을 전기회로에 적용하여 복소수 전압과 전류의 관계식을 유도할 수 있다. 이 관계식을 이용하면 다양한 전기회로의 해석을 수행할 수 있으며, 복잡한 전기회로를 간...2025.11.15
-
[A+보고서] 회로이론 프로젝트 결과 보고서_수동필터와 스피커 설계2025.05.131. 수동 필터 설계 실험을 통해 500Hz만 통과시키는 LPF(low pass filter)와 500Hz, 300Hz 모두 차단하는 LPF(low pass filter)를 설계하였다. 차단 주파수 계산과 주파수에 따른 정현파 변화를 관찰하였으며, RC 수동 필터의 이론과 특성을 이해하게 되었다. 2. 오디오 앰프 데이터시트 분석 LM4752 오디오 앰프의 데이터시트를 분석하여 입력 임피던스, 슬루율, PSRR, 폐루프 이득 등의 특성을 이해하고, 이를 바탕으로 앰프 설계에 활용할 수 있게 되었다. 3. 필터 설계 과정 필터를 독립...2025.05.13
-
논리회로 시간 지연 측정 실험 보고서2025.01.281. 논리회로 시간 지연 측정 이 실험은 논리회로의 기본 구성 요소인 인버터 IC를 이용하여 NOT 게이트 2개를 구성하고, 함수발생기와 오실로스코프를 활용하여 신호 전송 시간차를 측정함으로써 논리회로의 시간 지연 측정을 분석하는 것을 목표로 하였습니다. 실험을 통해 논리회로의 시간 지연 측정 및 오차 분석의 중요성을 인식하게 되었습니다. 2. 디지털 회로 설계 이 실험을 통해 디지털 회로 설계 시 지연 시간의 영향을 최소화하기 위한 방법이 필요함을 인식하게 되었습니다. 회로의 설계 및 동작 원리와 관련된 지연 시간 문제를 고려해야...2025.01.28
