총 134개
-
Oscillator 설계 예비보고서2025.04.271. Push-pull 증폭기 동작 이해 R_L=100 ohm, R_bias=1k ohm, V_CC=12V인 경우, Push-pull 증폭기의 동작을 이해하고 Dead zone과 Crossover distortion 현상을 파악하며 이를 제거하는 방법에 대해 실험한다. 2. Classic Push-Pull Amplifier 특성 그림 1(a) 회로를 시뮬레이션하여 입출력 transfer characteristic curve를 확인하고, Dead zone 현상이 발생하는 이유를 설명한다. 그림 1(b) 회로를 시뮬레이션하여 입출력 파...2025.04.27
-
중앙대학교 전자회로설계실습 예비11. Push-Pull Amplifier 설계 A+2025.01.271. Classic Push-Pull Amplifier 특성 그림 1(a) 회로를 simulation하기 위한 PSpice schematic을 그리되, BJT를 제외하고 부하저항을 100Ω으로 놓고, Simulation Profile에서 Analysis type을 DC Sweep으로 설정하고서 DC 전압원의 값을 –12 V에서 +12 V까지 0.001 V의 증분으로 증가시킴에 따라 부하저항 양단의 출력전압이 어떻게 변하는지를 보여주는 입출력 transfer characteristic curve를 확인하였다. 이를 통해 입력전압의 절...2025.01.27
-
전자회로설계 및 실습11_설계 실습11. Puch-Pull Amplifier 설계_예비보고서2025.01.221. Classic Push-Pull Amplifier 특성 Push-Pull 증폭기의 Dead Zone과 Crossover distortion 현상을 파악하고 이를 제거하는 방법에 대해 실험한다. PSpice 시뮬레이션을 통해 입출력 transfer characteristic curve와 입출력 파형을 확인하여 Dead Zone과 Crossover distortion 현상을 이해한다. 2. Feedback loop와 OP-amp를 이용한 Push-Pull Amplifier 특성 Push-Pull 증폭기 출력을 OP Amp의 (-)...2025.01.22
-
[예비보고서] 7.논리함수와 게이트2025.04.251. XNOR 게이트 설계 및 특성 분석 XNOR 게이트는 두 입력이 모두 0이거나 모두 1일 때, 즉 서로 같을 때 1이 출력된다. 논리연산을 이용하여 생각하면 출력 X = AB+A'B'이며, 진리표와 게이트를 설계한 회로도는 다음과 같다. 2. AND 게이트와 OR 게이트의 입출력 시간 딜레이 측정 Low와 High, Vcc를 0V, 5V, 5V로 설정한다. 논리 게이트의 두 입력 단자 중에서 하나는 Low 또는 High로 Fixed 시키고, 나머지 단자에 Function Generator로 적당한 주기의 구형파를 인가한다. 오...2025.04.25
-
[예비보고서]중앙대학교 아날로그및디지털회로설계실습 논리함수와 게이트2025.05.101. NAND 게이트 설계 및 특성 분석 NAND 게이트를 AND, NOT 게이트를 활용하여 설계하였다. 시뮬레이션 결과 입력이 둘 다 1인 경우 출력이 0이 되는 것을 확인할 수 있었다. NAND 게이트의 진리표를 제시하였다. 2. NOR 게이트 설계 및 특성 분석 NOR 게이트를 OR, NOT 게이트를 활용하여 설계하였다. 시뮬레이션 결과 입력이 둘 다 0인 경우 출력이 1이 되는 것을 확인할 수 있었다. NOR 게이트의 진리표를 제시하였다. 3. XOR 게이트 설계 및 특성 분석 XOR 게이트의 회로도와 시뮬레이션 결과를 제시...2025.05.10
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 예비보고서 11. Push-Pull Amplifier 설계2025.04.301. Push-Pull Amplifier 특성 설계실습 11. Push-Pull Amplifier 설계목적: RL=100Ω, Rbias=1kΩ, VCC=12V인 경우, Push-Pull 증폭기의 동작을 이해하고 Dead zone과 Crossover distortion 현상을 파악하며 이를 제거하는 방법에 대해서 실험한다. 그림 1(a) 회로를 simulation 하여 입출력 transfer characteristic curve를 확인하고, Dead zone이 발생하는 이유를 설명한다. 그림 1(b) 회로를 simulation하여 입...2025.04.30
-
공통 소오스 증폭기 실험 결과 보고서2025.01.021. 공통 소오스 증폭기 이번 실험에서는 공통 소오스 증폭기 회로를 구현하고 실험을 진행했습니다. 실험 과정에서 이상과 현실의 차이, 장비의 한계 등으로 인해 교재의 실험 절차와 다른 방식으로 실험을 진행했습니다. 입력 전압을 변화시키면서 출력 전압을 측정하여 전압 이득을 계산했고, 입출력 임피던스도 구했습니다. 실험 결과, 약 10.6배의 전압 이득이 발생했으며, 입출력 임피던스 계산 시 약 20%의 오차가 발생했습니다. 이는 AC 전압 인가 시 전류 측정의 어려움 때문인 것으로 보입니다. 또한 바이어스 회로를 포함한 공통 소오스...2025.01.02
-
인천대학교 재료기초실험 레포트 - 다이오드의 정류 특성2025.05.071. 정류 정류는 교류를 직류로 변화하는 과정이다. 정류 방식은 종류나 모양에 따라 반파 정류 회로, 전파 정류 회로로 구분된다. 회로의 구성, 출력 전압에 따라 브리지 정류 회로, 배전압 정류 회로 등으로 나뉜다. 2. 반파 정류 반파 정류 회로는 교류의 (+) 반주기에 순방향으로 바이어스되어 큰 전류가 흘러 부하 전하 양단에 출력 전압이 걸리고, 교류의 (-) 반주기에 역방향으로 바이어스되어 작은 전류가 흘러 부하 저항 양단에 출력 전압이 걸리지 않는다. 직류 출력 전류의 평균값은 V_m/π. 3. 전파 정류 전파 정류 회로는 ...2025.05.07
-
[예비보고서]중앙대학교 전자회로설계실습 Push-Pull Amplifier 설계2025.05.101. Classic Push-Pull Amplifier 특성 Push-Pull 증폭기는 NPN, PNP 2개의 BJT로 구성되어 Dead zone이라는 구간이 발생한다. 입력전압 -Vbe 인 경우 두 BJT 모두 꺼진 상태로 동작하여 출력전압은 입력 전압에 상관없이 0이 되기 때문이다. 2. Feedback loop와 OP-amp를 이용한 Push-Pull Amplifier 특성 Push-Pull amplifier 출력단자를 OP-Amp (-)입력단자로 feedback시킨 것만으로 입출력 관계 전달특성곡선의 dead zone이 제거...2025.05.10
-
중앙대 전자회로 설계 실습 예비보고서 112025.01.111. Classic Push-Pull Amplifier 특성 그림 1(a) 회로를 simulation하여 DC Sweep 분석을 통해 입출력 transfer characteristic curve를 확인하였다. 이를 통해 입력전압의 절대 값이 특정전압 이상이 되지 않으면 출력전압이 0에서 미동도 하지 않는 Dead zone이 발생하는 것을 확인하였다. 이는 Push-pull 증폭기의 NPN BJT와 PNP BJT가 모두 cut-off모드로 동작하기 때문이다. 2. Feedback loop와 Op-amp를 이용한 Push-Pull Am...2025.01.11
