총 49개
-
전기회로설계 및 실습_설계 실습10. RLC회로의 과도응답 및 정상상태응답_결과보고서2025.01.211. RLC 회로의 과도응답 및 정상상태응답 RLC 회로에서 전압의 값에 따라 감쇠 상수와 공진주파수의 값이 달라지고, 감쇠 상수와 공진주파수의 대소 관계에 따라 과감쇠, 임계감쇠, 부족감쇠의 3가지 다른 회로 응답이 나오는 것을 확인했습니다. 또한 각 회로 응답에서 측정 공진주파수와 이론 공진주파수를 구하고 1% 이내의 오차를 갖는 것을 확인했습니다. 마지막으로 저항을 제거한 LC 회로에서 공진 주파수를 측정하고 이론 값과 비교하여 1% 이내의 오차가 나오는 것을 확인했습니다. 2. RLC 회로의 감쇠 주파수 측정 RLC를 직렬로...2025.01.21
-
전자회로(개정4판) - 생능출판, 김동식 지음 / 9장 연습문제 풀이2025.01.021. 증폭기의 주파수 응답 입력 회로, 출력 회로, 바이패스 회로의 임계주파수를 계산하고, 고주파 입력 회로와 고주파 출력 회로의 임계주파수를 구하였습니다. 또한 대역폭, 이득 대역폭 곱 등을 계산하였습니다. 2. 밀러 정리 밀러 정리를 적용하여 고주파 등가회로를 구현하고, 입력 커패시턴스를 계산하였습니다. 3. 전압이득과 전력이득 전압이득과 전력이득의 차이를 설명하고, 데시벨로 표현하는 방법을 제시하였습니다. 1. 증폭기의 주파수 응답 증폭기의 주파수 응답은 증폭기가 입력 신호의 주파수에 따라 어떻게 증폭하는지를 나타내는 중요한 ...2025.01.02
-
[전기회로설계실습] 설계 실습 11. 공진회로와 대역여파기 설계2025.05.131. RLC 회로의 과도응답 및 주파수응답 본 실험은 RLC 회로의 과도응답 및 정현파 입력시에 보이는 주파수응답을 확인하고 공진 주파수를 확인하는 과정에서 가변저항값에 따라 저감쇠, 임계감쇠, 과감쇠 특성을 살펴보고 인덕터와 커패시터의 최대전압을 구하며 공진주파수가 회로에서 어떤 의미를 지니는지 파악할 수 있다. 2. Bandpass 및 Bandstop 필터 설계 실험계획서에서 설계한 RLC직렬 bandpass filter (Q = 1, Q = 10)와 RLC병렬 bandstop filter를 구성하고 주파수 응답을 측정하여 공진...2025.05.13
-
(A+)중앙대 전기회로설계실습 결과보고서 설계실습 10. RLC 회로의 과도응답 및 정상상태응답2025.05.151. RLC 회로의 과도응답 및 정상상태응답 저항, 인덕터, 커패시터로 구성된 RLC 회로를 구현하여 RLC 회로의 과도응답 및 정상상태응답을 이해하고 실험으로 확인하였다. RLC 직렬회로에서 입력전압에 대하여 R, L, C에 걸리는 전압과 그 위상차를 확인하였으며, RLC 회로의 주파수 응답에 대하여 이론적으로 해석하였다. LC 직렬회로에서 C의 전압이 최대가 될 때의 파형을 확인하고 그때의 주파수를 공진주파수의 이론값과 비교하였다. 2. 저감쇠, 임계감쇠, 과감쇠 특성 확인 사각파를 입력하여 파형에 나타나는 저감쇠, 임계감쇠, ...2025.05.15
-
[중앙대전전][전기회로설계실습][결과보고서]-10.RLC회로의 과도응답 및 정상상태 응답 측정회로 및 방법설계2025.05.151. RLC 회로의 과도응답 및 정상상태 응답 이번 실험은 R,L,C 소자로 구성한 RLC 회로의 과도응답과 정상상태 응답을 확인하는 실험이다. 회로를 소자를 이용해 구성하고 과감쇠, 임계감쇠, 저감쇠들의 특성들과 특성이 나타나는 저항을 가변저항과 오실로스코프를 통해 확인하였다. 저항 값을 DMM으로 측정 후 진동 주파수를 확인할 수 있었다. 일부 값들에서 오차가 발생하였지만 대부분의 실험의 경우 5%이내의 오차율을 보여 만족스러운 실험이였다. 다만 인덕터의 저항 성분을 고려하지 않고 실험을 진행하여 오차가 발생한 점을 보완하면 오...2025.05.15
-
중앙대학교 전기회로 설계실습 예비보고서 10. RLC 회로의 과도응답 및 정상상태응답2025.04.291. RLC 직렬회로의 공진주파수 및 진동주파수 계산 RLC 직렬회로에서 공진주파수(ωo)와 진동주파수(ωd)를 계산하는 방법을 설명하였습니다. R = 500 Ω, L = 10 mH, C = 0.01 μF인 경우 ωo = 15915 Hz, ωd = 15914 Hz로 계산되었습니다. 2. RLC 회로의 과도응답 시뮬레이션 RLC 직렬회로에 0 ~ 1 V, 1 kHz, 듀티 사이클 50%의 사각파 입력을 인가했을 때의 과도응답을 PSpice 시뮬레이션으로 확인하였습니다. 부족감쇠(under-damped) 응답이 나타났습니다. 3. RL...2025.04.29
-
중앙대학교 전기회로설계실습10. RLC 회로의 과도응답 및 정상상태 응답(예비) A+2025.01.271. RLC 직렬회로의 과도응답 및 정상상태 응답 RLC 직렬회로에서 R= 500 Ω, L= 10 mH, C= 0.01 ㎌인 경우 ωo, ωd를 계산하였습니다. 부족감쇠 상태의 경우 전류가 +, -로 진동하며 이 진동 주파수는 ωd로 계산되었습니다. 입력이 사각파인 경우 부족감쇠 응답을 시뮬레이션하였고, R = 4 ㏀인 경우 과감쇠 응답을 시뮬레이션하였습니다. 임계감쇠가 되는 저항값을 계산하였고, 가변저항을 사용하여 임계감쇠 상태를 측정하는 방법을 설명하였습니다. 또한 입력이 사인파인 경우 각 소자에 걸리는 전압의 크기와 위상차를 ...2025.01.27
-
RLC 회로의 과도응답 및 정상상태응답 예비보고서 (보고서 점수 만점/A+)2025.04.251. RLC 직렬 회로의 과도 응답 및 정상 상태 응답 이 보고서는 RLC 직렬 회로의 과도 응답과 정상 상태 응답에 대해 다룹니다. 주요 내용은 다음과 같습니다: 1. RLC 직렬 회로에서 R=500Ω, L=10mH, C=0.01μF인 경우 ωo와 ωd를 계산합니다. 2. 위 회로에 입력이 사각파(0~1V, 1kHz, 듀티 사이클 50%)인 경우 R, L, C에 걸리는 전압 파형을 시뮬레이션하여 제출합니다. 3. R=4kΩ인 RLC 직렬 회로에 입력이 사각파(0~1V, 1kHz, 듀티 사이클 50%)인 경우 R, L, C에 걸리...2025.04.25
-
전기회로설계실습 예비보고서 10. RLC 회로의 과도응답 및 정상상태응답2025.01.171. RLC 직렬회로 특성 분석 이 보고서에서는 RLC 직렬회로의 과도응답과 정상상태응답을 분석하고 있습니다. 주요 내용은 다음과 같습니다: 1. RLC 직렬회로에서 R= 500 OMEGA, L= 10 mH, C= 0.01 μF인 경우 자연진동수(ω_o), 감쇠진동수(ω_d)를 계산하였습니다. 2. 입력이 사각파(0 to 1 V, 1 kHz, duty cycle = 50 %)인 경우 R, L, C에 걸리는 전압파형을 시뮬레이션하였습니다. 3. R = 4 k OMEGA이고 입력이 사각파(0 to 1 V, 1 kHz, duty cyc...2025.01.17
-
전기회로설계실습 10장 예비보고서2025.01.201. RLC 회로의 과도응답 및 정상상태 응답 이 실험의 목적은 저항, 인덕터, 커패시터로 구성된 RLC 회로의 과도응답 및 정상상태 응답을 이해하고 실험으로 확인하는 것입니다. 실험에 필요한 기본 장비와 부품들이 제시되어 있으며, 다음과 같은 설계실습 계획이 포함되어 있습니다: 1) RLC 직렬회로에서 R, L, C 값을 주어진 값으로 계산하여 공진주파수, 감쇠상수, 진동주파수를 구하기 2) 입력이 사각파인 경우 각 소자의 전압 파형 예측하기 3) 임계감쇠가 되는 저항값 계산하기 4) 가변저항을 사용하여 임계감쇠 구현하기 5) 각...2025.01.20
