총 58개
-
물리학실험- 옴의 법칙2025.05.011. 옴의 법칙 이번 실험을 통해, 전자회로에 쓰이는 탄소저항이 옴의 법칙을 만족하는가를 확인하고 옴의 법칙의 의미를 이해할 수 있었다. 다이오드에 대하여 옴의 법칙이 성립하는가를 확인하고, 옴의 법칙을 확인하기 위한 측정조건을 검토하였다. 2. 탄소 저항 탄소 저항기에서 저항 값을 표시할 때는 색깔 코드를 사용한다. 네 줄로 이루어져 있는데, 왼쪽부터 A~D라 한다. A는 1째 자리에 올 유효숫자, B는 2째 자리에 올 유효숫자, C는 앞의 두 자리숫자 뒤에 붙일 0의 수이고, 마지막으로 D는 허용 오차를 의미한다. 3. 다이오드...2025.05.01
-
중앙대학교 전기회로 설계실습 예비보고서 10. RLC 회로의 과도응답 및 정상상태응답2025.04.291. RLC 직렬회로의 공진주파수 및 진동주파수 계산 RLC 직렬회로에서 공진주파수(ωo)와 진동주파수(ωd)를 계산하는 방법을 설명하였습니다. R = 500 Ω, L = 10 mH, C = 0.01 μF인 경우 ωo = 15915 Hz, ωd = 15914 Hz로 계산되었습니다. 2. RLC 회로의 과도응답 시뮬레이션 RLC 직렬회로에 0 ~ 1 V, 1 kHz, 듀티 사이클 50%의 사각파 입력을 인가했을 때의 과도응답을 PSpice 시뮬레이션으로 확인하였습니다. 부족감쇠(under-damped) 응답이 나타났습니다. 3. RL...2025.04.29
-
전자회로(개정4판) - 생능출판, 김동식 지음 / 9장 연습문제 풀이2025.01.021. 증폭기의 주파수 응답 입력 회로, 출력 회로, 바이패스 회로의 임계주파수를 계산하고, 고주파 입력 회로와 고주파 출력 회로의 임계주파수를 구하였습니다. 또한 대역폭, 이득 대역폭 곱 등을 계산하였습니다. 2. 밀러 정리 밀러 정리를 적용하여 고주파 등가회로를 구현하고, 입력 커패시턴스를 계산하였습니다. 3. 전압이득과 전력이득 전압이득과 전력이득의 차이를 설명하고, 데시벨로 표현하는 방법을 제시하였습니다. 1. 증폭기의 주파수 응답 증폭기의 주파수 응답은 증폭기가 입력 신호의 주파수에 따라 어떻게 증폭하는지를 나타내는 중요한 ...2025.01.02
-
전기회로설계실습 예비보고서102025.05.151. RLC 회로의 과도응답 및 정상상태응답 이 실습의 목적은 저항, 인덕터, 커패시터로 구성된 RLC 회로의 과도응답 및 정상상태응답을 이해하고 실험으로 확인하는 것입니다. 실험에 필요한 기본 장비와 부품들이 제시되어 있으며, 다양한 실험 계획이 포함되어 있습니다. 실험 계획에는 RLC 직렬회로의 특성 계산, 입력 신호에 따른 각 소자의 전압 파형 시뮬레이션, 임계감쇠 저항값 계산 및 측정, 각 소자의 전압 파형 측정 방법, 사인파 입력에 따른 각 소자의 전압 파형 예측 등이 포함되어 있습니다. 1. RLC 회로의 과도응답 및 정...2025.05.15
-
디지털집적회로 inverter 설계도 및 시뮬레이션 결과2025.04.281. CMOS 인버터 설계 CMOS 인버터는 다른 유형의 인버터에 비해 노이즈 마진이 넓고 전력 소비가 낮아 집적 회로 설계의 기반이 되고 있습니다. 이 프로젝트에서는 CMOS 인버터를 선택하여 설계하고 시뮬레이션을 수행했습니다. PMOS와 NMOS의 크기 비율을 변경하여 스위칭 임계 전압과 전파 지연 시간을 분석했습니다. 2. DC 분석 DC 분석에서는 스위칭 임계 전압(Vs)을 계산하고 PMOS/NMOS 크기 비율에 따른 변화를 확인했습니다. PMOS/NMOS 크기 비율이 1.4335일 때 Vs는 VDD/2보다 낮았고, 1일 때...2025.04.28
-
RLC 회로의 과도 응답 및 정상 상태 응답 / 전기회로설계실습 예비보고서 중앙대 102025.05.021. RLC 회로의 과도 응답 및 정상 상태 응답 이 주제는 저항, 인덕터, 커패시터로 구성된 RLC 회로의 과도 응답과 정상 상태 응답을 실험을 통해 이해하는 것입니다. 실험에서는 회로의 공진 주파수, 임계 감쇠 조건, 저감쇠 조건 등을 확인하고 각 성분의 전압 크기와 위상차를 계산합니다. 1. RLC 회로의 과도 응답 및 정상 상태 응답 RLC 회로는 저항(R), 인덕터(L), 캐패시터(C)로 구성된 전기 회로로, 과도 응답과 정상 상태 응답 특성을 모두 가지고 있습니다. 과도 응답은 회로에 입력 신호가 가해졌을 때 일시적으로 ...2025.05.02
-
전자회로설계 및 실습10_설계 실습10. Oscillator 설계_결과보고서2025.01.221. Op-Amp를 이용한 Oscillator 설계 본 실습에서는 Op-Amp를 이용한 Oscillator (신호발생기)를 설계 및 측정하여 positive feedback의 개념을 파악하고, 피드백 회로의 신호 파형에 대해 학습하였습니다. 설계한 Oscillator 회로를 구현하고 파형을 측정하여 PSPICE 시뮬레이션 결과와 비교하였습니다. 또한 RC 값의 변화에 따른 Oscillator의 특성을 확인하였습니다. 측정 결과, 전압 임계값 VTH, VTL에서 약 10% 정도의 오차가 발생하였지만, 주기 T와 주파수 f 계산 시 오...2025.01.22
-
[중앙대전전][전기회로설계실습][예비보고서]-10.RLC회로의 과도응답 및 정상상태응답2025.05.151. RLC 직렬회로의 과도응답 및 정상상태응답 이 실습에서는 저항, 인덕터, 커패시터로 구성된 RLC 직렬회로의 과도응답과 정상상태응답을 이해하고 실험으로 확인하는 것이 목적입니다. 실습에서는 RLC 회로의 공진주파수, 감쇠상수, 진동주파수 등을 계산하고 입력 신호에 따른 각 소자의 전압 파형을 시뮬레이션하고 측정하는 내용이 포함됩니다. 2. RLC 직렬회로의 공진주파수 및 임계감쇠 저항 계산 RLC 직렬회로에서 공진주파수와 임계감쇠가 되는 저항 값을 계산하는 방법이 설명되어 있습니다. 공진주파수는 인덕터와 커패시터의 값으로 결정...2025.05.15
-
전기회로설계 및 실습_설계 실습10. RLC회로의 과도응답 및 정상상태응답_결과보고서2025.01.211. RLC 회로의 과도응답 및 정상상태응답 RLC 회로에서 전압의 값에 따라 감쇠 상수와 공진주파수의 값이 달라지고, 감쇠 상수와 공진주파수의 대소 관계에 따라 과감쇠, 임계감쇠, 부족감쇠의 3가지 다른 회로 응답이 나오는 것을 확인했습니다. 또한 각 회로 응답에서 측정 공진주파수와 이론 공진주파수를 구하고 1% 이내의 오차를 갖는 것을 확인했습니다. 마지막으로 저항을 제거한 LC 회로에서 공진 주파수를 측정하고 이론 값과 비교하여 1% 이내의 오차가 나오는 것을 확인했습니다. 2. RLC 회로의 감쇠 주파수 측정 RLC를 직렬로...2025.01.21
-
[레이저및광통신실험A+]LD의 특성 분석2025.05.111. LD의 전류-전압 특성 표 1은 LD 파장에 따른 값은 나타낸 것이며 파장이 증가함에 따라 가 줄어드는 것을 확인할 수 있습니다. 수식 1에 의해 파장이 증가할수록 bandgap energy는 줄어든다는 것을 알 수 있습니다. 즉, 파장이 증가하면 전자와 정공이 재결합하는 데 필요한 에너지가 줄어들기 때문에 가 줄어듭니다. LD는 도핑을 크게 하여 degenerate된 상태로 만듭니다. 불순물 원자의 농도가 증가하면 불순물 원자들 간의 거리가 줄어들어 서로 영향을 끼칩니다. 도핑 농도를 LD가 degenerate될 때까지 증가...2025.05.11
