
총 106개
-
기초전기공학실험1_실습6장_후반_결과레포트2025.05.061. 전압-분배 회로 전압-분배 회로에서 발견되는 회로 전류와 전압을 계산하고, 공통 접지를 가지는 전압-분배 회로에서 발견되는 전압의 극성을 결정하며, 양쪽 모두 접지에 양이고 음인 전압을 보여주는 전압 분배 회로를 알아냈습니다. 2. 직렬 및 병렬 회로 직렬 및 병렬 회로를 다시 그리고 간략화하였으며, 직렬 및 병렬 회로의 총 저항에 대한 방정식을 작성하고, 어느 저항이 총 저항에 가장 큰 영향을 주는지를 결정하였습니다. 3. 단락 및 개방 회로 단락 회로에 의하여 일어나는 회로전류와 전압강하의 변화를 결정하고, 개방 회로에 의...2025.05.06
-
전기전자공학 저항기 색코드와 저항값 측정 레포트2025.05.041. 아날로그 VOM 사용 아날로그 테스트기의 저항 눈금은 저항값과 반비례 관계로 존재하기 때문에 0의 근처에서는 눈금 1개의 폭이 넓고, 무한대 근처에서는 비교적 폭이 촘촘하다. 눈금이 0에서 멀어질수록 정밀도가 낮으며, 눈금이 0에 가깝게 읽을수록 정밀도가 높아 정확한 값을 얻을 수 있다. 따라서 저항계의 눈금을 0 근처에서 읽은 값이 무한대 근처에서 읽은 값보다 오차율이 적기 때문에 더 신뢰성이 있다고 할 수 있다. 2. 단락 회로와 유사한 효과 단락 회로란 회로 소자를 통하여 흐르는 전류에 관계없이 소자 양단의 전압값이 항상...2025.05.04
-
중앙대학교 전기회로설계실습 4. Thevenin등가회로 설계(예비) A+2025.01.271. Thevenin 등가회로 설계 브리지회로의 Thevenin 등가회로를 이론 및 실험으로 구하고 비교하려 한다. 브리지회로에서 전압과 전류를 KVL을 이용해 구할 수 있으며, 이를 통해 Thevenin 등가회로의 개방전압과 등가저항을 이론적으로 구할 수 있다. 또한 실험적으로 개방전압과 등가저항을 측정하는 방법을 설명하고 있다. 마지막으로 부하가 포함된 Thevenin 등가회로를 그리고 전압과 전류를 측정하는 회로를 제시하고 있다. 1. Thevenin 등가회로 설계 Thevenin 등가회로 설계는 전기 회로 분석에 있어 매우 ...2025.01.27
-
기초회로실험 테브닌노턴정리실험 예비보고서2025.04.291. Thevenin 정리 Thevenin 정리는 모든 선형회로망은 한 개의 등가전압원 V(TH)와 한 개의 등가저항 R(TH)의 직렬 연결로 대치할 수 있다는 내용이다. 등가저항과 등가전압을 계산하는 공식을 제공하고 있으며, 부하단자 R(L)에 흐르는 전류를 구하는 공식도 설명하고 있다. 2. Norton 정리 Norton 정리는 회로망을 임의의 두 단자를 기준으로 관찰할 때 등가전류 전원과 한 개의 등가저항을 병렬로 연결된 등가회로로 바꾸어 놓을 수 있다는 내용이다. 등가전류전원 I(N)과 등가저항 R(TN)을 계산하는 공식을 ...2025.04.29
-
회로이론및실험1 12장 커패시터 직병렬 회로 A+ 결과보고서2025.01.131. RC회로의 위상 특성 실험을 통해 RC회로의 위상 특성을 이해하였다. RC직렬회로에서 저항 전압은 전류와 동상이며 전원 전압보다 앞선 위상이고, 커패시터 전압은 전원 전압보다 뒤진 위상이며, 커패시터 전압과 전류의 위상차는 90도이다. RC병렬회로에서는 어드미턴스를 적용한 옴의 법칙을 사용할 수 있다. 2. RC회로의 전압과 전류의 관계 실험을 통해 RC회로의 전압과 전류의 관계를 이해하였다. 커패시터에 걸리는 전압과 커패시터 내에 흐르는 전류의 위상 관계를 파악하였으며, 커패시터 내에 흐르는 전류의 위상이 커패시터에 걸리는 ...2025.01.13
-
[기초전자실험 with pspice] 09 노턴의 정리 예비보고서 <작성자 학점 A+>2025.04.281. 노턴의 정리 노턴의 정리는 '전원이 포함된 회로망은 하나의 등가전류원 및 병렬로 연결된 등가저항으로 바꿀 수 있다'로 정의됩니다. 이렇게 만들어진 회로를 노턴 등가회로라 합니다. 노턴 등가회로는 전류원과 저항을 병렬로 연결되게 만드는데, 이는 전류분배법칙은 병렬연결에서 사용되기 때문에 병렬로 등가회로를 만들면 전류분배공식으로 외부에 연결되는 저항에 흐르는 전류의 크기를 구할 수 있기 때문입니다. 2. 노턴 등가회로 구하는 과정 노턴 등가회로를 구하는 과정은 다음과 같습니다: (1) 부하저항을 제거하고, 단락된 단자 a와 b를 ...2025.04.28
-
[A+]floyd 회로이론 예비레포트_12 테브낭 정리(LTspice 시뮬레이션)2025.05.131. 테브낭 정리 테브낭 정리는 임의의 선형회로를 내부 전압원과 내부 저항으로 구성된 등가회로로 변환할 수 있는 방법을 제공합니다. 이를 통해 회로의 특성을 간단하게 분석할 수 있습니다. 이 실험에서는 테브낭 등가회로를 구하고 부하저항의 효과를 비교하여 테브낭 정리의 유용성을 확인합니다. 2. 등가회로 변환 임의의 선형회로를 테브낭 등가회로로 변환하는 과정은 다음과 같습니다. 첫째, 구하려는 단자에서 부하저항을 제거하고 개방 단자 전압을 측정합니다. 둘째, 전원 등을 내부저항으로 대체하고 개방 단자에서 바라본 저항값을 계산합니다. ...2025.05.13
-
테브난의 등가회로 실험2024.12.311. 테브난의 정리 테브난의 정리는 복잡한 회로를 단순화하여 나타낼 수 있는 방법입니다. 회로의 임의의 두 지점을 지정하여 분석하면 전체 회로를 하나의 등가전원과 직렬로 연결된 임피던스로 표현할 수 있습니다. 이를 통해 회로의 물리적 특성을 이해하는 데 도움이 됩니다. 2. 테브난 등가회로 테브난 등가회로는 테브난의 정리를 적용하여 회로를 단순화한 형태입니다. 회로의 구조를 알고 있는 경우 계산을 통해 등가회로를 구할 수 있으며, 회로 구조를 모르는 경우 실험적 측정을 통해 등가회로를 구할 수 있습니다. 등가회로를 통해 회로의 특성...2024.12.31
-
6주차 예비 보고서 4장 테브냉 및 노튼의 정리 (2)2025.05.011. 테브냉의 정리 테브냉의 정리는 임의의 구조를 갖는 능동회로망에서 회로 내의 임의의 두 단자 A, B를 선택하고 이 단자에 대하여 외부에서 보았을 때 등가적으로 하나의 전압원 V_TH와 직렬로 연결된 하나의 저항 R_TH로 대치할 수 있다는 것이다. 여기서 등가전압 V_TH는 주어진 회로망의 단자 A, B를 개방했을 때의 단자 A, B에 나타나는 전압과 같고, 등가저항 R_TH는 주어진 회로망의 모든 전원을 제거하고 단자 A, B에서 회로망 쪽으로 본 저항과 같다. 2. 노튼의 정리 노튼의 정리는 임의의 구조를 갖는 능동회로망에...2025.05.01
-
[A+] 중앙대학교 전기회로 설계실습 예비보고서 4. Thevenin등가회로 설계2025.04.291. 브리지 회로 브리지 회로에서 R1에 걸리는 전압과 R2에 흐르는 전류를 nodal analysis를 통해 구하였다. R1에 걸리는 전압은 약 5V이고, R2에 흐르는 전류는 약 1A이다. 2. Thevenin 등가회로 설계 부하를 제거하고 전압원을 단락시켜 Thevenin 등가저항 Rth를 구하였다. 그리고 부하를 제거한 상태에서 양단의 전압을 측정하여 Thevenin 등가전압 Vth를 구하였다. 이를 통해 Thevenin 등가회로를 설계하였다. 3. Thevenin 등가회로 실험 Thevenin 등가저항 Rth를 측정하기 위...2025.04.29