
총 17개
-
위상 제어 루프(PLL) 설계 및 특성 분석2025.01.041. 위상 제어 루프(PLL) 위상 제어 루프는 입력 신호와 출력 신호의 위상 차이를 검출하여 이를 보정하는 피드백 회로입니다. 이 실험에서는 위상 검출기, 루프 필터, 가변 발진기로 구성된 PLL 회로를 설계하고 동작 특성을 분석하였습니다. 입력 주파수 변화에 따른 출력 주파수 범위를 측정하였고, VCO 커패시터 값 변화에 따른 동작 주파수 대역 변화를 확인하였습니다. 이를 통해 PLL 회로의 원리와 설계 방법을 이해할 수 있었습니다. 1. 위상 제어 루프(PLL) 위상 제어 루프(PLL)는 전자 회로 분야에서 매우 중요한 기술입...2025.01.04
-
아날로그 및 디지털회로 설계 실습 실습4_신호발생기_결과보고서2025.01.211. 신호 발생기 이번 실험에서는 Wien bridge RC 발진기를 이용하여 신호 발생기를 설계하고 제작하였다. 가변 저항과 커패시터를 이용하여 특정 주파수에서 발진하는 회로를 구현하였고, 가변 저항을 조정하여 출력 파형의 왜곡을 관찰하였다. 또한 다이오드를 이용하여 왜곡을 줄이는 회로를 설계하고 측정하였다. 실험 결과, 예상한 발진 주파수와 실제 측정된 주파수 사이에 약 8%의 오차가 있었으며, 이는 저항과 커패시터 값의 오차로 인한 것으로 분석되었다. 전반적으로 실험 목적을 달성하였으며, 신호 발생기의 구조와 출력 파형 특성에...2025.01.21
-
중앙대학교 아날로그및디지털회로설계실습 위상 제어 루프(PLL) 결과 보고서2025.05.101. 위상 제어 루프(PLL) 이번 실험은 통신 분야에서 채널 설정에 많이 사용하는 PLL을 설계 및 구성하였다. 위상제어루프를 구성할 때 XOR 게이트를 사용했고 5V의 구형파를 인가하였다. VCO의 캐패시터를 10nF, 100nF, 1uF로 바꿔가며 동작주파수 범위가 어떻게 바뀌는지 확인하였다. 첫 번째 실험, 10nF일 때는 약 14~16kHz까지 입출력의 주파수가 같았다. 두 번째 실험, 100nF은 약 5~10kHz까지 입출력의 주파수가 고정되었다. 세 번째 실험, 1uF은 약 1.3k~2.1kHz 까지의 주파수가 고정되었...2025.05.10
-
아날로그 및 디지털 회로 설계실습 예비보고서 3주차2025.01.171. Wien bridge RC 발진기 Wien bridge RC 발진기를 이용하여 신호 발생기를 설계, 제작, 측정하며 그 동작을 확인하는 것이 실습의 목적입니다. 실습에 사용된 부품은 Op amp, 다이오드, 가변저항, 커패시터 등이며, 신호 발생기 설계를 위해 Wien bridge 회로의 관계식을 도출하고 1.63 kHz에서 발진하도록 회로를 설계하였습니다. 시뮬레이션 결과 왜곡된 사인파가 출력되었으며, 다이오드를 사용하여 출력을 안정화하는 회로를 설계하였으나 만족스러운 결과를 얻지 못했습니다. 다이오드는 Op amp의 gai...2025.01.17
-
울산대학교 전기전자실험 18. 발진기2025.01.121. 발진기 이번 실험은 주기를 갖는 정현파나 구형파를 스스로 발생시키는 발진회로의 동작원리를 이해하는 것이 목적입니다. 555 타이머와 2kΩ 저항과 22uF 커패시터를 이용해 단안정회로를 만들었을 때는 50.8ms로 t = ln(3) * RC와 거의 일치하는 것을 확인할 수 있었습니다. 다음으로 비안정 회로에서는 R을 1kΩ으로 설정하고 C를 22uF으로 했을 때 상승시간은 30.864ms, 하강시간은 17ms으로 ln(2)*C*(R1+R2), ln(2)*c*(R2)가 되는 것을 확인할 수 있었습니다. 다음으로 위상천이 발진기에...2025.01.12
-
아날로그 및 디지털회로 설계 실습 실습5_전압제어 발진기_결과보고서2025.01.211. 전압제어 발진기 전압제어 발진기란 입력 제어 전압의 크기에 따라 출력되는 신호의 주파수가 변하는 주파수 가변 신호 발생 회로를 말한다. 전압제어 발진기의 설계방법에는 여러 가지가 있지만 이번 전압제어 발진기 회로는 크게 3가지로 구성되는데 Op amp를 이용한 적분기, 스위치 역할을 하는 BJT, 비교기 역할을 하는 슈미트 회로로 구성된다. 이번 설계실습에서는 슈미트 회로와 적분기 회로를 이용한 전압제어 발진기 회로를 만들어보았다. 제어 전압 Vc값을 조절하면서 출력 주파수 값을 측정하였고 그 결과 Vc가 0.5V~2V인 구간...2025.01.21
-
RC 정현파 발진 회로2025.01.041. 발진기 발진기는 전원이 인가된 상태에서 외부의 입력신호 없이 회로 자체의 동작에 의해 특정 주파수의 신호(정현파, 구형파, 삼각파, 톱니파)를 생성하는 회로입니다. 발진기에는 귀환 발진기(Feedback oscillator)와 이완 발진기(Relaxation oscillator)가 있습니다. 귀환 발진기는 출력 신호의 일부분이 위상변이 없이 입력으로 인가되어 출력을 강화하는 정귀환 회로를 이용하며, 이완 발진기는 RC 회로를 사용하여 구형파 등과 같은 정현파 이외의 파형을 발생시킵니다. 2. 윈 브리지 발진기 윈 브리지 발진기...2025.01.04
-
[A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 4. 신호발생기2025.04.291. Wien bridge RC 발진기 Wien bridge RC 발진기를 이용하여 신호 발생기를 설계, 제작, 측정하며 그 동작을 확인하는 실습을 수행했습니다. 실습에서는 Wien bridge 회로의 전압 분배 관계식을 구하고, 이를 이용하여 1.63 kHz에서 발진하는 회로를 설계했습니다. 시뮬레이션을 통해 출력 파형과 FFT 분석 결과를 확인하여 목표 주파수와의 오차율을 확인했습니다. 2. 신호 발생기 안정화 다이오드를 사용하여 Wien bridge oscillator를 안정화하는 회로를 설계했습니다. 다이오드는 Op amp의...2025.04.29
-
중앙대학교 아날로그및디지털회로설계실습 6차 예비보고서2025.01.041. 위상 제어 루프(PLL) 위상 제어 루프는 전압 제어 발진기의 출력 위상을 입력 신호의 위상과 비교하여 두 신호의 위상차이를 가지고 전압 제어 발진기를 제어하는 피드백 시스템입니다. PLL의 3개 기본 요소는 위상 검출기, 루프 필터, 가변 발진기(전압 제어 발진기)입니다. 위상 검출기는 Reference voltage와 VCO의 출력 전압을 비교하여 위상 차이에 해당하는 파형을 출력하며, 실험에서는 XOR 게이트를 사용하여 구현하였습니다. 루프 필터는 RC를 이용한 1차 LPF로, 위상 검출기 출력의 평균값을 DC 전압으로 ...2025.01.04
-
신호 발생기 설계 실습2025.04.251. Wien bridge 회로 Wien bridge 회로에서 V+와 V-의 관계식을 구하고, 이를 이용하여 1.63kHz에서 발진하는 Wien bridge 회로를 설계하였습니다. 이를 통해 Wien bridge 회로의 Op-amp에 대한 두 입력이 virtual short 되어 있음을 확인할 수 있었습니다. 2. 발진 조건 만족 발진 조건을 만족하는 R1, R2 값을 구하고, Wien bridge oscillator를 설계하였습니다. Pspice 시뮬레이션을 통해 1.48kHz의 발진 주파수를 확인하였고, 이는 목표 주파수 1.6...2025.04.25