
총 22개
-
[예비보고서] 9.4-bit Adder 회로 설계2025.04.251. 전가산기 설계 전가산기에 대한 진리표를 작성하고, Karnaugh map을 이용하여 간소화된 SOP 또는 POS 형태의 불리언식을 구했습니다. 이를 바탕으로 AND, OR, NOT 게이트를 이용한 논리 회로를 설계하였고, 더 간소화된 XOR 게이트를 활용한 다단계 조합 논리 회로를 설계하였습니다. 마지막으로 2비트 가산기 회로를 설계하였습니다. 1. 전가산기 설계 전가산기는 디지털 회로 설계에서 매우 중요한 기본 구성 요소입니다. 전가산기는 두 개의 이진수를 입력받아 합과 자리올림수를 출력하는 회로입니다. 이를 통해 더 복잡한...2025.04.25
-
아날로그 및 디지털 회로 설계실습 예비보고서 11주차2025.01.171. 조합논리회로 설계 이 실습에서는 조합논리회로의 설계 방법을 이해하고, 조합논리회로의 한 예로 가산기 회로를 설계하는 것을 목적으로 합니다. 전가산기의 진리표를 작성하고, Karnaugh 맵을 이용하여 간소화된 불리언 식을 구합니다. 이를 바탕으로 2-level AND-OR(NAND-NAND) 또는 OR-AND(NOR-NOR) 로직 회로를 설계하며, XOR 게이트를 이용하여 보다 간소화된 다단계 조합 논리 회로를 설계합니다. 마지막으로 1-bit 가산기 회로를 이용하여 2-bit 가산기 회로를 구성합니다. 1. 조합논리회로 설계...2025.01.17
-
홍익대_디지털논리회로실험_2주차 예비보고서_A+2025.01.151. NAND 7400 게이트 NAND 게이트는 AND 게이트 값에 NOT 게이트를 한번 더 통과시킨 값이 아웃풋으로 나오기 때문에 A, B 모두 1일 때만 X가 0이고 그 이외의 경우에는 X는 1이다. 2. NOR 7402 게이트 NOR 게이트는 OR 게이트 값에 NOT 게이트를 한번 더 통과시킨 값이 아웃풋으로 나오기 때문에 A, B 모두 0일 때만 X가 1이고 그 이외의 경우에는 X는 0이다. 3. XOR 7486 게이트 XOR 게이트는 입력값이 같을 때는 아웃풋이 0이고 입력값이 다를 때는 아웃풋이 1이므로 A=B인 1번째,...2025.01.15
-
중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 7. 논리함수와 게이트2025.04.291. NAND 게이트 NAND 게이트는 AND 게이트의 출력을 NOT 게이트(inverter)의 입력으로 연결하여 하나의 단위 회로를 구성한 것이다. 진리표와 회로도를 통해 NAND 게이트의 동작을 확인하였다. NAND 게이트가 동작하는 최소 정격 전압을 찾기 위해 입력 전압을 단계적으로 변화시키며 출력을 관찰하였다. 2. NOR 게이트 NOR 게이트는 OR 게이트의 출력을 NOT 게이트(inverter)의 입력으로 연결하여 하나의 단위 회로를 구성한 것이다. 진리표와 회로도를 통해 NOR 게이트의 동작을 확인하였다. 3. XOR ...2025.04.29
-
[A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 9. 4-bit Adder 회로 설계2025.04.291. 조합논리회로 설계 이 보고서는 조합논리회로의 설계 방법을 이해하고, 조합논리회로의 한 예로 가산기 회로를 설계하는 것을 목적으로 합니다. 전가산기의 진리표를 작성하고, Karnaugh 맵을 이용하여 간소화된 불리언 식을 구합니다. 이를 바탕으로 2-level 회로와 XOR 게이트를 이용한 다단계 조합 논리 회로를 설계합니다. 마지막으로 2비트 가산기 회로를 설계합니다. 2. 전가산기 설계 전가산기의 진리표를 작성하고, Karnaugh 맵을 이용하여 Sum of Product 또는 Product of Sum 형태의 간소화된 불리...2025.04.29
-
[A+] 중앙대학교 아날로그및디지털회로설계실습 결과보고서 7. 논리함수와 게이트2025.04.291. 논리함수와 논리게이트 논리함수란 논리 변수와 논리 출력값이 대응하는 사상 관계의 하나이며, 논리게이트란 불리안(Boolean) 함수를 구현하는 장치를 말한다. 논리게이트는 하나 또는 그 이상의 이진입력에 대해 논리 연산을 수행하고 결과를 단일 이진 출력으로 나타내게 한다. 이처럼 논리함수와 논리게이트는 회로 설계에 사용되는 중요한 개념이다. 2. AND, OR, NOT 게이트를 이용한 NAND, NOR, XOR 게이트 설계 첫 번째로, AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR 게이트를 설계해보았다. ...2025.04.29
-
[예비보고서]중앙대학교 아날로그및디지털회로설계실습 4-bit Adder 회로 설계2025.05.101. 조합논리회로 설계 이 실습의 목적은 조합논리회로의 설계 방법을 이해하고, 조합논리회로의 한 예로 가산기 회로를 설계하는 것입니다. 실습에서는 전가산기 회로의 진리표를 작성하고, Karnaugh 맵을 이용하여 간소화된 불리언식을 구하며, 2-level AND-OR(NAND-NAND) 또는 OR-AND(NOR-NOR) 로직 회로를 설계합니다. 또한 XOR 게이트를 이용하여 보다 간소화된 다단계 조합 논리 회로를 설계하고, 2비트 가산기 회로를 설계합니다. 1. 조합논리회로 설계 조합논리회로 설계는 디지털 시스템 설계의 핵심 요소 ...2025.05.10
-
홍익대학교 디지털논리실험및설계 2주차 예비보고서 A+2025.05.041. NAND 게이트 NAND 게이트 7400은 AND 게이트의 출력을 반전시킨 것으로, 입력이 모두 1일 때만 출력이 0이 됩니다. 이 게이트는 다양한 논리 회로를 구현하는 데 사용될 수 있습니다. 2. NOR 게이트 NOR 게이트 7402는 OR 게이트의 출력을 반전시킨 것으로, 입력이 모두 0일 때만 출력이 1이 됩니다. 이 게이트 역시 다양한 논리 회로를 구현하는 데 사용될 수 있습니다. 3. XOR 게이트 XOR 게이트 7486은 서로 다른 입력이 들어왔을 때만 출력이 1이 되는 게이트입니다. 이 게이트는 패리티 검사 회로...2025.05.04
-
중앙대학교 아날로그및디지털회로 예비보고서72025.01.201. NAND 게이트 NAND 게이트의 동작을 분석하였습니다. 위상차가 0도일 때, 입력 신호가 모두 Low일 때 출력이 High가 되고, 입력 신호가 모두 High일 때 출력이 Low가 되는 것을 확인하였습니다. 위상차가 C도일 때와 180도일 때도 분석하였으며, 입력 신호 중 하나가 Low이면 출력이 High가 되는 것을 확인하였습니다. 이를 바탕으로 NAND 게이트의 진리표를 작성하였습니다. 2. NOR 게이트 NOR 게이트의 동작을 분석하였습니다. 위상차가 0도일 때, 입력 신호가 모두 Low일 때 출력이 High가 되고, ...2025.01.20
-
아날로그 및 디지털회로 설계 실습 실습9_4-bit Adder 회로 설계_결과보고서2025.01.211. 전가산기 회로 설계 이번 실습에서는 AND, OR, NOT gate를 이용하여 2-단계 전가산기 회로와 XOR gate를 이용한 다단계 전가산기 회로를 설계하고 구현하였습니다. 스위치를 이용하여 입력을 변화시키며 출력을 관찰하였고, LED를 연결하여 결과를 확인하였습니다. 실험 결과는 설계실습계획서에서 작성했던 진리표와 일치하였습니다. 설계실습계획서에서는 3-input AND gate와 4-input OR gate를 이용하여 2-단계 회로로 설계했지만, 실습에서는 2-input AND gate와 2-input OR gate만 ...2025.01.21