
총 43개
-
인코더와 디코더 회로 예비 보고서(고찰포함)A+2025.01.131. 인코더와 디코더 회로 예비 보고서에서 인코더와 디코더의 개념을 이해하고 있었지만, 실험을 통해 직접 경험해보는 것은 처음이라 재미있을 것 같다고 생각했습니다. 보고서 작성 과정에서 디코더와 인코더의 개념을 다시 공부하고 회로도를 직접 살펴보며 실험 전에 익숙해지려 노력했습니다. 실험을 통해 디코더와 인코더의 개념과 기능을 더 잘 이해하고 숙달할 수 있을 것으로 기대하고 있습니다. 2. 7-세그먼트 표시기 7-세그먼트 표시기에 대한 개념이 부족했지만, 예비 보고서 작성 과정에서 이론을 공부하며 이해도를 높였습니다. BCD-7세그...2025.01.13
-
SRAM 설계 프로젝트2025.01.051. SRAM 설계 SRAM(Static Random Access Memory)은 메모리 소자 중 하나로, 전력이 공급되는 동안 데이터를 유지할 수 있는 메모리입니다. 이 프레젠테이션에서는 SRAM 설계에 대한 내용을 다루고 있습니다. SRAM 셀, 프리차지 회로, 디코더, 센스 앰프, 라이트 드라이버 등 SRAM 설계의 주요 구성 요소들을 설명하고 있습니다. 또한 SRAM 셀의 특성과 동작 원리, 그리고 시뮬레이션 결과를 보여주고 있습니다. 1. SRAM 설계 SRAM(Static Random Access Memory)은 메모리 ...2025.01.05
-
아날로그 및 디지털 회로 설계실습 예비보고서 13주차2025.01.171. Stopwatch 설계 이 실습에서는 Stopwatch 설계를 통해 카운터, 분주회로, 클럭 회로, 디코더 등 다양한 디지털 회로 구성요소에 대한 이해를 높이고 Datasheet를 읽고 분석하는 능력과 원하는 회로를 설계할 수 있는 능력을 배양하는 것이 목적입니다. 실습에 필요한 부품과 장비가 자세히 나열되어 있으며, 실습 계획서에 따라 단계별로 회로 설계를 진행하고 있습니다. 1. Stopwatch 설계 Stopwatch 설계는 사용자 경험과 편의성을 고려해야 합니다. 직관적인 인터페이스와 기능이 중요하며, 시간 측정, 랩 ...2025.01.17
-
전기및디지털회로실험 실험8 결과보고서2025.01.121. 7-세그먼트 표시기 7-세그먼트 표시기는 디지털 방식으로 십진수 숫자를 표시하는 데 널리 사용되고 있다. 이 실험에서는 7-세그먼트 표시기의 구성원리를 이해하고 이를 구동하는 방법을 실습하였다. 7-세그먼트 표시기는 전용 디코더와 함께 사용되는데, 디코더는 BCD 코드를 7-세그먼트 표시기의 적절한 입력으로 변환해준다. 이 실험에서는 7447 디코더를 사용하여 BCD 입력에 따른 7-세그먼트 표시기의 동작을 확인하였다. 2. 7447 디코더 7447 디코더는 BCD 코드를 입력받아 7-세그먼트 표시기의 적절한 입력으로 변환해주...2025.01.12
-
디지털시스템설계실습_HW_WEEK62025.05.091. 4-to-1 MUX 이번 실습에서는 4-to-1 MUX를 Verilog 코드로 구현하고 시뮬레이션을 통해 동작을 확인했습니다. if-else 문과 case 문을 사용하여 MUX를 구현했으며, 시뮬레이션 결과를 통해 입력 신호 s0, s1에 따라 출력 i0, i1, i2, i3가 정상적으로 동작하는 것을 확인할 수 있었습니다. 2. 4-bit 시프트 레지스터 4-bit 시프트 레지스터를 Verilog 코드로 구현하고 시뮬레이션을 통해 동작을 확인했습니다. non-blocking 할당을 사용하여 클록 신호에 맞춰 입력 sin 값이...2025.05.09
-
BCD code, 세븐 세그먼트에 대한 이론 및 회로2025.05.101. BCD code BCD는 Binary Coded Decimal의 약자로서 이진코드의 십진화를 의미한다. 일반적으로 BCD 코드란 8421코드를 의미하며 각 비트의 자리값은 MSB에서부터 8,4,2,1로 되기 때문에 가중코드라고 한다. BCD코드에서는 10진수의 한자리 수인 0~9까지만을 숫자로 표현하고 그 이상의 숫자에서 대해서는 don't care한다. BCD코드의 덧셈을 하려면 ①2진수의 덧셈의 규칙에 따라 두 수를 더하고 ②연산결과 4비트의 값이 9거나 9보다 작으면 그대로 결과값으로 사용하고 ③ 연산결과 4비트의 값이 ...2025.05.10
-
아날로그 및 디지털 회로 설계실습 결과보고서72025.01.171. 논리 게이트 회로 구현 논리 게이트 소자를 이용하여 NAND, NOR, XOR 게이트 회로를 구현하고 진리표와 실험 결과를 비교하였다. NAND 게이트만을 사용하여 AND, OR, NOT 게이트의 등가회로를 구성할 수 있음을 확인하였다. 또한 NAND, NOT 게이트를 사용하여 3입력 NAND 게이트의 등가회로를 구성할 수 있음을 확인하였다. 2. 게이트 회로의 시간 지연 측정 AND 게이트와 OR 게이트를 직렬로 연결하고 구형파를 입력하여 시간 지연을 측정하였다. 게이트 개수가 증가할수록 시간 지연이 길어지는 것을 확인하였다...2025.01.17
-
[부산대 어드벤처디자인] 8장 multiplexer, decoder 및 encoder 예비보고서2025.01.121. MUX/DEMUX 구조와 동작원리 실험의 목적은 MUX/DEMUX와 Encoder/Decoder의 구조와 동작원리를 이해하고 이를 응용하는 능력을 기르는 것입니다. 4 to 1 MUX와 1 to 4 DEMUX의 회로를 구성하고 동작을 이해하며, 3 to 8 MUX와 8 to 3 DEMUX의 회로를 구성하고 동작을 이해하는 것이 실험의 내용입니다. 2. 멀티플렉서의 구조와 기능 멀티플렉서는 여러 개의 입력 중 하나를 선택하여 그 값을 출력에 연결해주는 회로 소자입니다. 1개의 멀티플렉서는 2개의 데이터 입력, n개의 제어 입력 ...2025.01.12
-
중앙대학교 아날로그및디지털회로 예비보고서72025.01.201. NAND 게이트 NAND 게이트의 동작을 분석하였습니다. 위상차가 0도일 때, 입력 신호가 모두 Low일 때 출력이 High가 되고, 입력 신호가 모두 High일 때 출력이 Low가 되는 것을 확인하였습니다. 위상차가 C도일 때와 180도일 때도 분석하였으며, 입력 신호 중 하나가 Low이면 출력이 High가 되는 것을 확인하였습니다. 이를 바탕으로 NAND 게이트의 진리표를 작성하였습니다. 2. NOR 게이트 NOR 게이트의 동작을 분석하였습니다. 위상차가 0도일 때, 입력 신호가 모두 Low일 때 출력이 High가 되고, ...2025.01.20
-
한양대 Decoder & Encoder2025.05.041. 디코더 (Decoder) 디코더는 복호기라는 뜻으로, 2진수로 되어 있는 데이터를 복원시키는 논리 회로입니다. n개의 입력과 2^n개의 출력으로 구성되어 있으며, 명령어의 address를 해독할 때 주로 사용되고 복호화 작업을 수행하는 목적을 지니고 있습니다. 활성화 신호 (Enable Signal)을 갖는 디코더의 경우, 활성화 신호 EN이 0일 때 두 입력값에 무관하게 0 값을 출력하며, EN'일 때는 EN의 역 값으로 1일 때 0을 출력합니다. 대표적인 디코더 소자로는 74LS139 (1-of-4 Decoder)와 74L...2025.05.04