전자회로 실험보고서 / 예비보고서 - 에미터 공통 증폭기회로
- 최초 등록일
- 2008.06.23
- 최종 저작일
- 2019.04
- 18페이지/ 한컴오피스
- 가격 1,500원
소개글
전자회로 실험보고서 / 예비보고서 - 에미터 공통 증폭기회로
목차
- 결과보고서
1. 도입
2. 이론
3. 결과
4. 토론
5. 결론
6. 참고서적
- 예비보고서
1. 회로 설계도 및 출력 결과
※ 참고문헌
본문내용
1. 도입
(1) 에미터 공통 증폭기회로에서 베이스 전류에 따른 콜렉터 전류의 변화를 통하여 전류 이득을 측정하고 이를 소신호 증폭기로 사용할 수 있음을 확인 한다.
(2) 에미터 공통 증폭기회로의 입력, 출력 임피던스, 전력이득 및 바이패스 캐패시터의 역할과 입출력 전압의 위상 변화를 관찰
<중 략>
3. 결과
1) 에미터 공통 증폭기 회로 전류이득
- 가변저항 R2를 0에서 최대 까지 변화시켜보면, 전압 3단자 가변저항의 전압 디바이딩에 의해 R1에 인가되는 전압이 달라진다. 때문에, 의 값도 바뀌는데, 의 값이 증가함에 따라 의 값도 증가하는 변화 양상을 보인다.
전류이득 β를 구하기 위해 측정한 와 의 변화량은 각각 가 10uA, 최대일 경우를 기준으로 계산하였다. 가 30uA, 40uA일 경우 각각 약 0.5(A/A), 1(A/A)의 오차가 난다. 이는 175의 평균값에 비하면 1% 이내의 오차 이므로 매우 작은 오차라고 할 수 있다. 이때, 전류 이득 β가 선형적인 기울기를 갖는다는 가정을 갖고 계산한 값인데, 전류를 변화시키는 방법이 Base 단자에 인가되는 전압을 변화시키는 것이므로 증폭된 출력이 선형적인 범위를 약간 벗어났을 수도 있을 것이다.
참고 자료
대학전자회로 실험 / 이승훈 교수님 외 3명 / 淸文閣. Microelectronic Circuits 5th Edition / Sedra, Smith / Oxford