디지털 논리회로 3주차 예비보고서
- 최초 등록일
- 2021.12.04
- 최종 저작일
- 2021.04
- 6페이지/ MS 워드
- 가격 1,500원
소개글
"디지털 논리회로 3주차 예비보고서"에 대한 내용입니다.
목차
1. 실험 준비
1) 기본 실험 (1)의 회로가 2-bit 복호기인 이유를 설명하시오.
2) 기본 실험 (2)의 회로가 2-bit 부호기인 이유를 설명하시오.
3) 기본 실험 (3)에서 7을 표시하기 위한 입력 ABCD가 무엇인지 설명하시오.
4) BCD to 7-segment decoder 7447과 7-segment 5161의 datasheet를 확인하시오.
5) 5 LT| 기능에 대해 서술하시오.
2. 실험 결과
1) 기본실험 (1)
2) 기본실험 (2)
3) 기본실험 (3)
4) 응용실험 (1)
5) 응용실험 (2)
본문내용
1.1 기본 실험 (1)의 회로가 2-bit 복호기인 이유를 설명하시오.
2-bit 복호기는 2개의 input값을 받는다. input값은 이때 00, 01, 10, 11등 과 같이 4개의 숫자가 된다. 이때, output은 단 하나만의 1의 값을 표출하는데, 00 -> 1000, 01-> 0100, 10 -> 0010, 11->0001 과 같이 1의 위치에 따라 우리는 input값이 무엇인지를 예측할 수 있다.(이때 input은 AB가 아닌 BA이다.) 회로에 따르면, 두 input A와 B는 두 갈래로 나뉘고 각각 inverter가 붙어있다. 이 inverter들을 통해 input을 A, A|, B, B|의 4가지로 생각해볼 수 있다. 4개의 AND 게이트에 input들은 각각, Y1->B| A|, Y2 -> B| A, Y3 -> B A|, Y4 -> B A 이다. AND게이트는 두 input이 모두 1이 될 때만 1을 출력해내는 게이트이므로, Y1은 A B가 모두 0일 때, Y2는 01 때, Y3는 10일 때, Y4는 11일 때 각각 1을 출력해 내며, 이 이외의 경우는 모두 0을 출력해낸다. 따라서 이는 input의 값이 점차 커질때마다 1이 한칸씩 이동하는 것으로 보인다.
참고 자료
없음