논리회로실험 순차회로 설계
- 최초 등록일
- 2021.10.01
- 최종 저작일
- 2018.05
- 6페이지/ 한컴오피스
- 가격 1,500원
소개글
성균관대 논리회로실험 레포트입니다
제가 한땀한땀 열심히 밤새가며 작성했어요 ㅠ
A+받은 레포트입니다.
목차
1. 실험 목표
2. 예비 이론
3. 실험 내용
4. 출처 (Reference)
5. 고찰
본문내용
1. 실험 목표
순차회로의 기본 회로인 Latch와 Flip – Flop, 레지스터에 대해 학습하고, 플립플롭 중 하나인 JK 플립플롭에 대해 심화적인 학습과 설계를 해본다. 또한 병렬 레지스터의 회로도를 직접 그려보고 4 bit 시프트 레지스터를 설계함으로써 레지스터의 구조와 설계를 터득한다.
<중 략>
5. 고찰
이번 예비실험에서는 순차논리회로에 대해 학습하였다. 순차논리회로란 입력이 들어가서 출력이 되고 다시 그 출력이 입력이 되는 회로다. 순차회로 Latch, Flip Flop, 레지스터에 대해 알아보아 그것들의 공통점과 차이점에 대해 알았다. JK Flip – Flop에서 in 이나 out 이 아닌 입출력을 동시에 하는 경우에 대해서 설계를 해보았다. 또한 D FF를 사용해서 4bit 병렬 레지스터와 시프트 레지스터를 설계하였다.
참고 자료
래치
http://blog.naver.com/PostView.nhn?blogId=tpwls173&logNo=130119279268&parentCategoryNo=&categoryNo=9&viewDate=&isShowPopularPosts=false&from=postView
플립플롭
http://wingsofgod.tistory.com/entry/%EC%88%9C%EC%84%9C%EB%85%BC%EB%A6%AC%ED%9A%8C%EB%A1%9C
https://ko.wikipedia.org/wiki/%ED%94%8C%EB%A6%BD%ED%94%8C%EB%A1%AD#.EB.9E.98.EC.B9.98.28latch.29
플립플롭 상태도 http://bigdark.tistory.com/35
레지스터
http://blog.naver.com/tpwls173/130119892213
레지스터 그림 http://ktword.co.kr/abbr_view.php?m_temp1=1747