논리회로실험 예비 2
- 최초 등록일
- 2016.09.04
- 최종 저작일
- 2016.04
- 11페이지/ 한컴오피스
- 가격 1,500원
* 본 문서는 한글 2005 이상 버전에서 작성된 문서입니다.
한글 2002 이하 프로그램에서는 열어볼 수 없으니, 한글 뷰어프로그램(한글 2005 이상)을 설치하신 후 확인해주시기 바랍니다.
목차
1. 실험 목적
2. 실험 이론
3. 실험부품
4. 실험예상
참고문헌
본문내용
1. 실험 목적
- CMOS의 전체적인 특성을 알아본다.
· Inverter의 입, 출력을 통해 Noise margin을 확인해본다.
· Schmitt-trigger의 특성을 확인해본다.
· CMOS의 DC특성(Resistive load) 을 확인해보고 와 을 계산해본다.
· CMOS의 AC특성(Capacitive Load)을 확인해본다.
2. 실험 이론
① CMOS
P 채널과 N 채널의 MOSFET를 전원 전압 간에 직렬로 구성하고 입력은 두가지 MOSFET의 게이트에 같이 연결하고 출력은 두가지 MOSFET 드레인 사이에 연결한 집적 회로의 구조이다. TTL 논리 소자에 비해 소비 전력이 적은 논리 회로를 구현할 수 있고, 부하를 면적을 많이 차지하는 저항이 아닌 MOSFET를 사용하므로 집적도를 향상시킬 수 있다.
② Noise Margin
HC시리즈의 CMOS소자는 입력과 출력에 Logic level과 Noise margin이 존재한다. 는 high을 출력할 때 허용되는 최소 허용전압, 는 high을 입력 받을 때 최소 입력전압을 뜻하며 는 Low을 입력 받을 때 입력되는 최대 전압, 는 Low을 출력할 때 허용되는 최대 전압을 말한다.
참고 자료
Digital Design, John F. Warkerly, Pearson, 2008년
Wikipedia – Schmitt-trigger
http://acms.ajou.ac.kr/contents/logical_circuit/1W1/default.htm
http://datasheet.seekic.com/datasheet/74HC04_PHILIPS_[Philips_Semiconductors].html