• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

논리회로실험 예비 2

*윤*
개인인증판매자스토어
최초 등록일
2016.09.04
최종 저작일
2016.04
11페이지/한글파일 한컴오피스
가격 1,500원 할인쿠폰받기
다운로드
장바구니

* 본 문서는 한글 2005 이상 버전에서 작성된 문서입니다. 한글 2002 이하 프로그램에서는 열어볼 수 없으니, 한글 뷰어프로그램(한글 2005 이상)을 설치하신 후 확인해주시기 바랍니다.

목차

1. 실험 목적
2. 실험 이론
3. 실험부품
4. 실험예상

참고문헌

본문내용

1. 실험 목적
- CMOS의 전체적인 특성을 알아본다.
· Inverter의 입, 출력을 통해 Noise margin을 확인해본다.
· Schmitt-trigger의 특성을 확인해본다.
· CMOS의 DC특성(Resistive load) 을 확인해보고 와 을 계산해본다.
· CMOS의 AC특성(Capacitive Load)을 확인해본다.

2. 실험 이론
① CMOS
P 채널과 N 채널의 MOSFET를 전원 전압 간에 직렬로 구성하고 입력은 두가지 MOSFET의 게이트에 같이 연결하고 출력은 두가지 MOSFET 드레인 사이에 연결한 집적 회로의 구조이다. TTL 논리 소자에 비해 소비 전력이 적은 논리 회로를 구현할 수 있고, 부하를 면적을 많이 차지하는 저항이 아닌 MOSFET를 사용하므로 집적도를 향상시킬 수 있다.

② Noise Margin
HC시리즈의 CMOS소자는 입력과 출력에 Logic level과 Noise margin이 존재한다. 는 high을 출력할 때 허용되는 최소 허용전압, 는 high을 입력 받을 때 최소 입력전압을 뜻하며 는 Low을 입력 받을 때 입력되는 최대 전압, 는 Low을 출력할 때 허용되는 최대 전압을 말한다.

참고 자료

Digital Design, John F. Warkerly, Pearson, 2008년
Wikipedia – Schmitt-trigger
http://acms.ajou.ac.kr/contents/logical_circuit/1W1/default.htm
http://datasheet.seekic.com/datasheet/74HC04_PHILIPS_[Philips_Semiconductors].html

자료후기(2)

*윤*
판매자 유형Silver개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

더보기
최근 본 자료더보기
탑툰 이벤트
논리회로실험 예비 2
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업