• 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(503)
  • 리포트(472)
  • 시험자료(19)
  • 방송통신대(6)
  • 자기소개서(4)
  • 논문(1)
  • ppt테마(1)

"2x1 Mux" 검색결과 161-180 / 503건

  • 한글파일 [Ayeun]컴퓨터구조 PIC 실습 보고서 + 코드포함
    Instruction register에서 프로그래밍 조건에 따라 5bit는 Direct Addr Mux로 바로 계산한다. ... 보고서 학과 전자공학과 학번 성명 제출일 2018. 06. 11 소요시간 코드제작 : 30분 #PIC 명령어의 기본적인 이해 #PIC 회로 결선(Data Sheet) PIC16F8X ... #DELAY1, TEMP1, DELAY2, TEMP2 루틴 부분 HLOOP에서 CALL DELAY1을 호출하여 실행된다.
    리포트 | 13페이지 | 2,000원 | 등록일 2019.06.08 | 수정일 2019.06.11
  • 한글파일 디지털 로직 실험 멀티플렉서를 이용한 조합 논리
    출력이 A≥B로 되는 논리를 결정하고 표 12-1 진리표의 X열을 완성하여라. 첫 번째 두 항목은 예로써 이미 완성 되어 있다. 2. 두 항목 그룹으로 된 출력 X를 살펴보아라. ... 데이터 및 관찰 내용 입력 사진 입력 출력 데이터 신호로의 연결 A2 A1 B2 B1 X 0 0 0 0 1 bar{B _{1}} 0 0 0 1 0 0 0 1 0 0 0 0 0 1 1 ... 입력 출력 데이터 신호로의 연결 A2 A1 B2 B1 X 0 0 0 0 1 bar{B _{1}} 0 0 0 1 0 0 0 1 0 0 0 0 0 1 1 0 0 1 0 0 1 1 0 1
    리포트 | 6페이지 | 1,000원 | 등록일 2015.07.20
  • 한글파일 논리회로실험 예비보고서4 Multiplexer & Demultiplexer
    Multiplexer : Multiplexer는 입력에 연결된 n개의 신호원 중에서 하나의 데이터를 출력으로 연결하는 디지털 스위치로써, MUX라고도 불린다. 4 TIMES 1 Multiplexer의 ... INPUT OUTPUT S1 S0 Y 0 0 D0 0 1 D1 1 0 D2 1 1 D3 (a)와 같을 것이다. Part 2. ... INPUT OUTPUT S1 S0 Y 0 0 I0 0 1 I1 1 0 I2 1 1 I3 또한 논리식은 다음과 같다.
    리포트 | 8페이지 | 1,500원 | 등록일 2017.03.09 | 수정일 2017.05.30
  • 한글파일 완전한 ALU logic을 gate로 설계하라
    (Quartus로 그리기) 산술 논리 시프트 장치(ALU logic)를 Gate로 그린 설계도 Logic diagram (그림 4-10) 4비트 산술회로 (그림 4-9) 4X1 MUX ... Multiplexer의 다른 두 입력은 시프트 연산을 위해 A_{ i1}과 A_{ i2}에 연결되고 S_3, S_2가 Multiplexer의 출력을 선택한다. ... (4-to-1 Multiplexer) 선택 입력 S_{ 1}과 S_{ 0}에 의해 마이크로 연산이 선택되고, 출력측의 4X1 Multiplexer에 의해 산술 출력 E_{ i}와
    리포트 | 1페이지 | 1,000원 | 등록일 2015.01.27
  • 한글파일 [A+ 결과보고서] 아주대 논리회로실험 실험4 '멀티플렉서 & 디멀티플렉서'
    -디코더칩의 구조와 동작에 대해서 이해한다. 2.실험결과 ●멀티플렉서 실험결과 MUX 입력 출력 E S1 S0 D3 D2 D1 D0 +5V X X X X X X 0, 0 0 0 +5 ... ●디멀티플렉서 실험결과 DEMUX 입력 출력 D S1 S0 Y3 Y2 Y1 Y0 0 X X 0 0 0 0 +5 0 0 0 0 0 +5 +5 0 +5 0 0 +5 0 +5 +5 0 0 ... 입력 출력 D S1 S0 Y3 Y2 Y1 Y0 +5 X X +5 +5 +5 +5 0 0 0 +5 +5 +5 0 0 0 +5 +5 +5 0 +5 0 +5 0 +5 0 +5 +5 0 +
    리포트 | 6페이지 | 1,000원 | 등록일 2015.03.27
  • 워드파일 VHDL MUX and DEMUX(VHDL Code post lab 입니다)
    실 험 결 과 (Result) HYPERLINK \l "design1" 1) Design a 2x1 MUX HYPERLINK \l "design2" 2) Design 74LS138 ... 실 험 결 과 (Results)1) Design a 2x1 MUX- Do a waveform simulationSource Codelibrary IEEE;use IEEE.STD_LOGIC ... 위의 나머지 과정들 또한 위 설명을 그대로 따라 가고 있음을 확인할 수 있다.2) Design 74LS138 1x8 DEMUX- Do a waveform simulationSource
    리포트 | 10페이지 | 2,000원 | 등록일 2008.09.28
  • 한글파일 논리회로실험 6주차 예비보고서
    Enable A1 A2 Y출력 1 X X 0 0 0 0 0 0 0 1 1 0 1 0 1 D0 D1 D2 D3 ③ Demultiplexer (DEMUX) 1 X 4 DEMUX 디멀티플렉서는 ... Enable A1 A2 Y출력 0 X X 0 1 1 1 1 0 0 1 1 0 1 0 1 D0 D1 D2 D3 다음과 같은 진리표를 얻을 수 있다. ... A1,A2를 가지는 4x1 멀티플랙서를 예로 들어보자. 2x1 멀티플랙서에서는 입력 데이터가 2개이므로 입력 데이터 중 하나를 출력으로 전달하기 위해서는 1개의 선택 입력으로 충분하지만
    리포트 | 4페이지 | 1,000원 | 등록일 2014.01.05 | 수정일 2014.09.30
  • 한글파일 논리회로실험) Mux and demux 예비보고서
    2^n개의 입력 중 하나를 선택하여 그 값을 그대로 출력하는 장치이다 . ① 2 x 1 MUX (Multiplexer) [ 표 ] 2 x 1 Multiplexer 진리표선택선 출력 ... 값과 DE2 - 115 에서의 동작 확인 - Quartus II 구동 후 1 x 2 DeMultiplexer 회로를 구성하고 ModelSim 이용하여 파형 . ** 본 실험에서는 MUX ... MUX (Multiplexer) [ 그림 ] 4 x 1 Multiplexer 블럭도 [ 표 ] 4 x 1 Multiplexer 진리표선택선 출력 sel0 sel1 y 0 0 i0
    리포트 | 4페이지 | 2,000원 | 등록일 2014.01.06
  • 워드파일 디지털 논리회로 VHDL 코딩 과제 4bit full adder 설계
    즉 X가 0과 1의 값을 가질 때 각각 다른 값을 가진다는 것이었고, 이것에서 나는 2-to-1 MUX를 사용할 수 있을 것이라는 생각이 들었다. ... X와 X’으로 정리하면 S = X(Y’CIN+YCIN’)+X’(YCIN+Y’CIN’)이 되는데 Y’CIN+YCIN’항과 YCIN+Y’CIN’항 역시 2-to-1 MUX를 사용하여 4가지 ... ,S(1)); MA2: MUXadder port map (X(2),Y(2),C(2),C(3),S(2)); MA3: MUXadder port map (X(3),Y(3),C(3),COUT
    리포트 | 16페이지 | 2,000원 | 등록일 2014.10.13 | 수정일 2015.12.07
  • 한글파일 AD 컨버터
    0xC0; REFS(1:0) = “11” ADLAR = ‘0’ MUX(4:0) = “00000” ADCSR = 0xA6; ADFR = ‘1’ ADPS(2:0) = “110” ADEN ... ; case C2: PORTG &= 0xF0; PORTG |= 0x0D; Break; case C1: PORTG &= 0xF0; PORTG |= 0x0B; Break; case C0 ... 하위 데이터 비트와 OR연산 하나씩만 입력하기 위해 그 전 내용 초기화 포트 G의 G0을 사용하여 C3로 출력 포트 G의 G1을 사용하여 C2로 출력 포트 G의 G2을 사용하여 C1로
    리포트 | 5페이지 | 1,500원 | 등록일 2017.01.11
  • 워드파일 전전컴설계실험2-7주차예비
    LED 1, 2 -실험 이론 2x1 MUX : Y= S0’I0+S0I1 -실험과정 1. ... 4x1 MUX : Y= S1’S0’I0+S1’S0I1+S1S0’I2 +S1S0I3 -실험과정 1. ... PreLab -PreLab1 2비트2 : 1 MUX 회로를 설계하시오 2 : 1 MUX Code TestBench Code S=0 Simulation S=1 Simulation Input
    리포트 | 15페이지 | 1,500원 | 등록일 2014.03.28 | 수정일 2014.04.15
  • 워드파일 전전컴실험Ⅱ 06반 제07주 Lab#05 [Decoder, Encoder, Mux] 결과 보고서
    (가) 1bit 16x1 MUX실험 (나) “Lab 1”을 위한 실험 순서 및 구현 방법 1. 1bit 16x1 MUX를 만든 후 저장한다. 2. ... (가) 4bit 4x1 MUX 회로를 (나) “Lab 3”을 위한 실험 순서 및 구현 방법 1. 4bit 4x1 MUX 회로를 만든 후 저장한다. 2. ... -3E board : 1 ea (3) JTAts of 4bit 4x1 mux / 1x4 demux (1) Measured (obtained) Data -4bit 4x1 mux
    리포트 | 15페이지 | 1,500원 | 등록일 2013.09.09 | 수정일 2013.09.15
  • 한글파일 실험4예비 MUX&DMX
    Schematic of 2-to-1 Multiplexer Schematic of 1-to-2 Demultiplexer 4-to-1 mux 8-to-1 mux 16-to-1 mux 1 ... 다음 표와 같이 입력을 가한 뒤에 출력 Y3, Y2, Y1, Y0가 Select 값에 따라 Demultiplexing이 되는지 확인한다. 1x4 디멀티플렉서 IC인 74HC139을 ... 각각 2개의 2진 input(nA0, nA1)을 받아들이고, 4개의 Active Low output (nY0 ~nY3)을 출력한다. Logic diagram 4.
    리포트 | 5페이지 | 3,000원 | 등록일 2014.05.13
  • 한글파일 AD컨버터 예비보고서
    PORnternal 2.56V 전원 사용 ADLAR = ‘0’ 디폴트 우정렬 MUX(4:0) "00000" ADC0 핀사용 단극성 입력 사용 ADCSR=0xA6; // ADSCR 레지스터 ... C1: //2번? ... 0(MUX4~0) : ADC의 입력단자를 선택하고 차동입력의 경우 이득을 선택 하는데 사용. < 비트4~0 ; ADC 채널과 Gain의 설정 > ?
    리포트 | 10페이지 | 1,000원 | 등록일 2015.11.09
  • 한글파일 컴퓨터 구조 CPU 설계 프로젝트 입니다.
    1 1 0 1 0 0 0 0 RegDst 0 X X X 1 1 1 1 ALUSrc 1 1 0 0 0 0 0 0 MemtoReg 1 X X X 0 0 0 ... 이동하도록1을 2비트로 변환시킨 값이 들어간다. 따라서 Write data에 연결하는 부분과 Write register에 연결하는 부분에 Mux를 한 개씩 추가하였다. ... *F5*F4’*F2’*F1*F0’ OP1’ = ALUOp1*ALUOp0’*F5*F4’*F3’*F2*F1’ + ALUOp1*ALUOp0 = ALUOp1(ALUOp0’*F5*F4’*F3
    리포트 | 24페이지 | 1,500원 | 등록일 2014.12.11 | 수정일 2014.12.12
  • 워드파일 마프-결과보고서-광센서를 이용한 LED 제어
    마이크로프로세서 결과보고서 - Lab #3 제목: 광센서를 이용한 LED 제어 1. Introduction 실습 내용 및 목표 정리 광센서를 이용한 LED 제어를 해보자 2. ... '1' ADC를 Enable // ADFR = '0' single conversion 모드 // ADPS(2:0) = “111” 프리스케일러 128분주 } unsigned short ... +5V) 기준전압 사용 // ADLAR = "0" 디폴트 오른쪽 정렬 // MUX(4:0) = “00000” ADC0 사용, 단극 입력 ADCSRA = 0x87; // ADEN =
    리포트 | 6페이지 | 2,000원 | 등록일 2015.07.27
  • 워드파일 전전컴실험Ⅱ 06반 제07주 Lab#05 [Decoder, Encoder, Mux] 예비 보고서
    (가) 1bit 16x1 MUX실험 (나) “Lab 1”을 위한 실험 순서 및 구현 방법 1. 1bit 16x1 MUX를 만든 후 저장한다. 2. ... (가) 4bit 4x1 MUX 회로를 (나) “Lab 3”을 위한 실험 순서 및 구현 방법 1. 4bit 4x1 MUX 회로를 만든 후 저장한다. 2. ... (가) 1bit 1x16 DEMUX 회로를 (나) “Lab 2”을 위한 실험 순서 및 구현 방법 1. 1bit 1x16 DEMUX회로를 만든 후 저장한다. 2.
    리포트 | 11페이지 | 1,000원 | 등록일 2013.09.09 | 수정일 2013.09.15
  • 한글파일 멀티플렉서와 디멀티플렉서
    이번 실험에서 활용된 멀티플렉서의 기본동작원리를 간단히 설명하라. : 실험과정 1번에서는 74153칩을 사용한 반가산기 구성 실험인데 74153칩에는 2개의 2X4(4X1)멀티프랙서가 ... 실험과정 2번에서는 74153칩을 사용한 전가산기 구성 실험인데 이 실험 역시도 MUX의 2개의 선택선(S1, S0)으로부터 필요한 데이터(0 or 1, Cin, )를 선택하여 결과값 ... 이 실험에서는 MUX의 2개의 선택선(S1, S0)으로부터 필요한 데이터(0 ro 1)를 선택하여 결과값(S, Cout)으로 내보내는 동작 원리가 사용 되었다.
    시험자료 | 6페이지 | 1,500원 | 등록일 2015.06.23
  • 한글파일 논리회로실험 결과보고서4 Multiplexer & Demultiplexer
    Multiplexer (a) INPUT OUTPUT E S1 S0 D3 D2 D1 D0 Y 1 X X X X X X 0 0 0 0 1 1 1 0 ... INPUT OUTPUT D S1 S0 Y3 Y2 Y1 Y0 1 X X X X X X 0 0 0 1 1 1 0 0 0 1 1 1 0 1 0 1 0 1 0 1 1 0 1 1 0 1 1 ... INPUT OUTPUT D S1 S0 Y3 Y2 Y1 Y0 0 X X 0 0 0 0 1 0 0 0 0 0 1 1 0 1 0 0 1 0 1 1 0 0 1 0 0 1 1 1 1 0 0
    리포트 | 5페이지 | 1,500원 | 등록일 2017.03.09 | 수정일 2017.05.30
  • 워드파일 디지털실험 결과 #4
    [주요코드] ▶ 코드분석 8-bit X, Y를 input으로 하고 S를 Selection pin, 그리고 8- bit M을 ouput으로 하는 8-bit 2-to-1 MUX 구현. ... [주요코드] ▶ 코드분석 Part 2에서 만든 2- to-1 MUX의 조합을 이용하여 3-bit 5-to-1 MUX 구현 [Compile] ▶ Compile 분석 Total Logic ... 알고보니 친구는 2-to-1 MUX를 5개 호출하여 5-to-1 MUX를 구현하였던데, 그것이 코딩하는 시간도, 혹시 회로에 수정할 일이 생겼을 때도 수월할 것이라는 생각이 들었다.
    리포트 | 7페이지 | 1,000원 | 등록일 2013.12.12 | 수정일 2014.04.22
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
AI 챗봇
2024년 06월 17일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
9:14 오전
New

24시간 응대가능한
AI 챗봇이 런칭되었습니다. 닫기