멀티플렉서, 디멀티플렉서, 디코더 및 인코더 구조
- 최초 등록일
- 2008.04.15
- 최종 저작일
- 2008.04
- 8페이지/ 한컴오피스
- 가격 1,500원
소개글
(1) 연산 회로의 기본인 멀티플렉서, 디멀티플렉서, 디코더 및 인코더 구조를 이해하고 동작 특성을 확인한다.
(2) 기본 게이트들을 사용하여 멀티플렉서 및 디멀티플렉서를 구성한다.
(3) 멀티플렉서 TTL, 인코더 TTL을 사용하여 동작을 확인한다.
(4) 기본 게이트들을 사용하여 멀티플렉서를 구성한다.
목차
1. 실험목적
2. 이론
(1) 멀티플렉서 (MUX: Multiplexer)
1) 4-to-1 멀티플렉서 진리표
2) 4-to-1 멀티플렉서 회로
3) TTL 소자 중에서 4-to-1 멀티플렉서가 들어있는 74153소자의 데이터 시트
(2)디멀티플렉서(DMUX : Demultiplexer)
1) 4-to-1 디멀티플렉서 진리표
2) 4-to-1 디멀티플렉서 회로
(3)인코더(Encoder)
1) 인코더 진리표 (4 x 2 인코더)
2) 인코더 회로 (4 x 2 인코더)
3) TTL 소자 중에서BCD 인코더가 들어있는 74147소자의 데이터 시트
(4)디코더(Decoder)
1) 디코더 진리표 (2 x 4 디코더)
2) 디코더 회로 (2 x 4 디코더)
3. 실험방법
4. 사용기기 및 부품
(1)사용기기
- 오실로스코프
- funtion generator
2) 부품
본문내용
1. 실험목적
(1) 연산 회로의 기본인 멀티플렉서, 디멀티플렉서, 디코더 및 인코더 구조를 이해하고 동작 특성을 확인한다.
2. 이론
(1) 멀티플렉서 (MUX: Multiplexer)
- 멀티플렉서는 다수의 입력 신호, 선택 신호, 그리고 하나의 출력 신호로 구성된다. 여러 개의 입력신호가 단일 회선을 .......... 1개의 출력 선으로 구성 되며......선택신호에 의해 1개의 출력이 선택되어지므로 데이터 선택기라고도 한다.
2) 4-to-1 멀티플렉서 회로
- 4-to-1 멀티플렉서는 그림과 같은 구조를 가지고 있으며 두 개의 선택신호 ,의 상태에 따라서 네 개의 입력신호 ,,, 중에서 하나를 출력 Y로 전달한다.
3) TTL 소자 중에서 4-to-1 멀티플렉서가 들어있는 74153소자의 데이터 시트
- 데이터 시트를 분석해보면 두 개의 4-to-1 멀티플렉서가 내장되어 있다는 것을 확인 할 수 있다. 1번 멀티플렉서를 사용할 경우 1에는 0V를, 2에는.......
(2)디멀티플렉서(DMUX : Demultiplexer)
- 디멀티플렉서는 멀티플렉서의 반대 기능으로써 하나의 입력신호, 선택신호, 출력신호로 구성된다. 한 개의 입력을 여러 개의 출력선중에서 선택하여 데이터를 출력하는 장치이다. 일반적으로 디멀티플렉서는.........데이터 분배기라고도 한다.
(3)인코더(Encoder)
- 외부에서 들어오는 임의의 신호를 부호화된 신호로 변환하여 컴퓨터 내부로 들여보내는......2 진 부호로 변환시킬 때 사용되며....2n개의 입력과 n개의 출력으로 구성된다.
3) TTL 소자 중에서BCD 인코더가 들어있는 74147소자의 데이터 시트
- 데이터 시트를 분석하면 하나의 BCD 인코더가 내장되어 있으며 1→9.......
참고 자료
없음