[전자회로설계] 전자회로 프로젝트

등록일 2002.05.06 한글 (hwp) | 10페이지 | 가격 1,000원

소개글

한건희 교수님 학생들은 큰 도움이 ..

목차

Mirrored OTA 증폭기 회로도
증폭기 성능에 관계되는 식
증폭기 회로 1차 설계 절차
증폭기 회로 소자값 변경
최종회로 결과값 확인
결론 및 토의사항

본문내용

주어진 Project 목표 및 Spec
목표 : Mirrored OTA 회로를 설계한다
Spec : Voltage gain = 10,000
GB = 30㎒
SR = 50V/㎲
ICMR = - 1.5 V
CMRR = 70 ㏈
VOp-p = 4.0V
Vdd=2.5V, Vss=-2.5V
CL = 10 ㎊

참고 자료

연세대학교 교재 전자회로
*원하는 자료를 검색 해 보세요.
  • [전자회로] 전자회로 4페이지
    5.고찰 입력 동상 모드 전압의 상한은 Q1과 Q2가 활성 영역을 벗어나 포화 영역으로 들어갈 때의 전압에 의해서 정해질 것이다.이런 상황은 입력정압이 컬렉터 전압인 10V 보다 크거나 같을 때 일어날 것이다. 동상 모드 범위의 상한은 10V 이다.입력 동상 모드 범위..
  • 741 Op-Amp Circuit 9페이지
    § 실험목적ㆍ반전(inverting)과 비 반전(non-inverting)증폭기의 동작과 반전과 비 반전 증폭기의 동작 에서 저항 fault의 효과에 대하여 조사한다.ㆍBuffer증폭기인 voltage follower의 동작을 조사한다.ㆍ차동 증폭기(differe..
  • A급 음성 증폭기 및 푸시풀 증폭기 14페이지
    A급 음성 증폭기전력 증폭기매우 작은 소신호가 전압 증폭기에 의해 증폭된 후, 전류를 제어하는 전력 증폭기의 베이스에 입력신호로 연결되어 큰 전류 출력을 얻고 이를 스피커나 다른 전력장비를 구동하기 위해 공급한다.증폭기의 분류(동작점) ① A급 증폭기 : 바이어스 동작..
  • [전자실험] 전력증폭기의 Class와 그에따른 효율성 6페이지
    ④ D급 증폭기이 급의 동작은 짧은 "ON" 시간과 더 긴 "OFF" 시간을 갖는 펄스(디지탈)신호를 사용하는 증폭기회로에서 쓰인다. 샘플-홀드 같은 디지털 기술을 사용하면 입력신호의 일부에서 출력을 복원하기 위해 신호가 전주기에서 별할 수 있도록 할 수 있다. D급 ..
  • [디지탈 논리회로]연산증폭기 50페이지
    덧셈이나 적분등의 연산기능을 갖게 할 수 있는 고이득의 직류 증폭기. 연산증폭기는 두 개의 입력단자와 한 개의 출력단자를 갖는다. 연산증폭기는 두 입력단자 전압간의 차이를 증폭하는 증폭기이기에 입력단은 차동증폭기로 되어있다. 연산증폭기를 사용하여 사칙연산이 가능한 회로..
  • [A+자료] OP앰프 기본원리 예비,결과보고서 입니다. 17페이지
    1. 도입OPamp는 전자 회로의 가장 기본적인 소자로써, 신호의 증폭 및 반전의 역할을 한다. 또한 사용 목적마다 특성 값을 조절하여 사용하고, 응용하여 다른 용도로 사용하는 경우도 많다. 한편, 이상적인 OPamp와 실제 소자는 다른 특성을 나타내는 부분이 많기 때..
  • 선형 연산 증폭기 회로 4페이지
    23. 선형 연산 증폭기 회로◈실험 목적선형 연산 증폭기에서 DC 와 AC전압을 측정한다.◈실험 준비물기판(breadboard), 오실로스코프, 직류 전원공급기, 함수발생기(Function Generator), DMM, 저항 20㏀(1EA), 100㏀(3EA), ICs..
더보기
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      최근 본 자료더보기
      추천도서