[에리카 전자회로2] A+ Diff. Amp 설계 프로젝트
- 최초 등록일
- 2020.04.09
- 최종 저작일
- 2018.01
- 6페이지/ MS 워드
- 가격 3,000원
목차
1. Differential Amp를 PSpice에서 설계하시오. (본인 설계에 대한 분석 및 설명 필요.)
2. 위에서 설계한 Amp의 Frequency Response를 첨부하고 (AC Sweep) 분석하시오.
3. 설계된 Amp를 사용하여 Feedback을 추가하여 Buffer를 구성하시오. 일반적으로 Buffer의 기능은 무엇이며 어떤 역할을 하는지 설명하시오.
4. Buffer에서 입력신호의 주파수 변화에 따른 Time-domain 시뮬레이션 결과값을 아래의 표에 작성하고 결과를 분석하시오. (입력 Sine 파형의 Peak-To-Peak 크기는 1V 가정)
5. Buffer에서 Sine 신호 크기에 따른 출력파형 결과를 첨부하고 결과를 분석하시오. (입력 Sine 신호의 주파수는 1kHz로 가정)
6. Load Capacitor를 1pF 대신 1uF로 변경하고, Buffer 구성으로 시뮬레이션 하시오. Buffer가 동작하는데 문제가 발생하는 지 여부와 이유를 설명하시오.
본문내용
< 설계스펙 >
Vdd = 5.0 V.
VCM = 2.5 V. (AC simulation 시 Vdc, 또는 sine 소자에서의 VOFF 전압에 해당.)
DC gain: 40dB 이상. (회로의 gain 을 높이기 위한 회로 개선 오케이.)
Unity-gain bandwidth: 높을 수록 바람직함.
Load capacitor 는 다음 장 1 번 - 5 번 까지는 모두 1pF 임.
Amp 총 사용 전류량: 최소 100 μA 에서 최대 1 mA 범위에서 각자 결정.
각 트랜지스터의 최소 width 와 최소 length 는 각각 0.18µm 로 하고, overdrive voltage 는 200mV ~ 400mV 범위로 함.
1. Differential Amp를 PSpice에서 설계하시오. (본인 설계에 대한 분석 및 설명 필요.)
( Source follower 가 연결된 Differential Amp 회로에 1pF load capacitor 연결. Current Source 구현은 책 Fig. 9.35의 Current Mirror를 사용할 것. Fig. 9.35의 IREF 값은 팀 별로 결정함.
참고 자료
없음