DRAM의 기본적인 작동원리

등록일 2001.10.12 MS 워드 (doc) | 2페이지 | 가격 1,000원

목차

DRAM의 기본적인 작동원리
Asynchronous Operation
Synchronous Operation

본문내용

DRAM의 기본적인 작동원리
DRAM 메모리의 구조는 스프레드시트를 연상하면 된다. 각각의 셀에는 capacitor가 있고, 1비트 또는 그 이상(칩의 구조에 따라 달라진다)의 데이터를 저장하고 있다. 메모리 자체는 row와 column으로 주소가 나뉘는데, row/column 디코더에 의해서 메모리를 access하게 된다. row/column 디코더는 RAS와 CAS clock 발생기에서 신호를 받아들이면서 작동하게 된다. 메모리를 access하는 트랜지스터를 ‘sense amp’라고 하는데 이는 각각의 행에 연결되어 read/restore 기능을 담당한다. (각 셀에는 capacitor가 있기 때문에 한 주기가 끝나고 나면 방전되는데 sense amp는 한 access 주기가 끝나기 전에 데이터를 다시 복원시키는 역할을 한다.)
*원하는 자료를 검색 해 보세요. 더보기
      최근 구매한 회원 학교정보 보기
      1. 최근 2주간 다운받은 회원수와 학교정보이며
         구매한 본인의 구매정보도 함께 표시됩니다.
      2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
      3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
      4. 지식포인트 보유 시 지식포인트가 차감되며
         미보유 시 아이디당 1일 3회만 제공됩니다.
      상세하단 배너
      최근 본 자료더보기
      상세우측 배너
      추천도서
      DRAM의 기본적인 작동원리