• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(239)
  • 리포트(223)
  • 자기소개서(10)
  • 시험자료(4)
  • 논문(1)
  • 방송통신대(1)

"논리회로 이론 및 설계 14주차" 검색결과 1-20 / 239건

  • 파일확장자 논리회로 이론 및 설계 14주차 과제
    리포트 | 1페이지 | 1,000원 | 등록일 2020.11.30
  • 워드파일 부산대 어드벤처디자인 실험 7, 8 결과보고서(논리게이트)
    또한 논리회로를 간략화 하는 방법을 이해하고, AND, OR, NOT, XOR, NAND, NOR, NXOR 게이트를 사용하여 간략화 된 다단 논리회로설계방법을 익힌다. 7.2 ... -실험 과정 13pin에 5V input을 넣어주고 12pin과 GND에 LED를 연결하였다. 14pin에 전력공급기를 통해 5V를 넣어주었다. ... 실험에 사용된 3:8 디코더의 반대역할을 하는 8:3의 논리 다이어그램과 진리표 작성 3. 2:4 디코더를 사용하여 3:8 디코더를 설계
    리포트 | 7페이지 | 1,500원 | 등록일 2022.04.09
  • 한글파일 예비보고서(5) 부호기복호기
    관련이론 고정기능 조합논리회로에는 가산기, 비교기, 디코더, 인코더, 코드 변환기, 멀티플렉서, 디멀티플렉서 패리티 생성기/검사기 등 여러 종류의 고정기능 조합논리회로가 있다. ... 이 장에서는 조합논리회로의 기본적인 예가 되는 복호기와 부호기의 동작 원리 특성을 확인하고 부호 변환기의 동작을 살펴본다. 2. ... 입력측에 어떠한 신호가 있는가를 검출해 주는 집적회로 또는 논리소자회로 등을 통들어 복호기라고 할 수 있다. n개의 입력에 대하여 출력은 2n개까지 있을 수 있다. 다음 장.
    리포트 | 6페이지 | 2,000원 | 등록일 2020.10.14
  • 워드파일 (완전 세세한 정리, 끝판왕) 시립대 전전설2 6주차 Lab06 예비 레포트 Sequential Logic 1, 전자전기컴퓨터설계실험2,
    배경 이론 1) 조합회로와 순차회로 ①조합회로 조합회로는 출력신호가 입력신호에 의해서만 결정되는 논리회로이다. ... 전자전기컴퓨터공학부 설계 실험2 Pre La-06 Sequential Logic 1 (Flip-Flop, Register, SIPO, counter) 실 험 날 짜 학 번 이 름 ... 실험 목적 본 실험에서는 Verilog HDL 언어를 사용하여 Flip-Flop, Register, SIPO 등 Sequential Logic을 설계 실험하고자 한다. 2.
    리포트 | 14페이지 | 2,000원 | 등록일 2020.07.27 | 수정일 2020.09.24
  • 한글파일 전전설2 실험1 결과보고서
    실험 목적 TTL을 이용한 논리 회로 구성을 이해하고 다음과 같은 내용을 포함하여 실험 설계 능력을 함양한다. - OR 게이트논리 회로 실험 - XOR 게이트논리 회로 실험 - ... 배경 이론 사전조사 [2-1] TTL과 CMOS의 입력 출력 전압 전류에 대하여 조사하시오. ... 반가산기 회로 실험 - 전가산기 회로 설계 2.
    리포트 | 8페이지 | 1,000원 | 등록일 2023.11.17
  • 워드파일 실험3. 직렬 병렬 다이오드 구조
    결과보고서 12주차 실험3. 직렬 병렬 다이오드 구조 1. ... 또한 각 다이오드의 문턱전압을 이용하여 AND 등의 논리 게이트를 설계하였는데, 다이오드의 이러한 성질을 이용한다면 다양한 회로를 만들 수 있음을 깨달았다. ... 양논리 AND게이트 3.9 회로의 저항을 측정하라. R = 2.1 k ohms b. 회로 3.9에서 문턱전압을 이용하여 V(o)의 이론적인 값을 계산하라.
    리포트 | 11페이지 | 9,000원 | 등록일 2022.10.01
  • 한글파일 전전설2 실험1 결과보고서
    실험 목적 TTL을 이용한 논리 회로 구성을 이해하고 다음과 같은 내용을 포함하여 실험 설계 능력을 함양한다. - OR 게이트논리 회로 실험 - XOR 게이트논리 회로 실험 - ... 배경 이론 사전조사 [2-1] TTL과 CMOS의 입력 출력 전압 전류에 대하여 조사하시오. ... 반가산기 회로 실험 - 전가산기 회로 설계 2.
    리포트 | 8페이지 | 2,000원 | 등록일 2022.11.30
  • 워드파일 논리회로 간소화 결과보고서 A+
    이는 위의 진리표에서 보이는 것처럼 OR게이트를 연결한 회로와 3개의 NAND게이트를 연결한 회로가 같게 나타난다는 것을 보여준다. ... 간략화된 논리식을 실행하는 회로설계하고 실험한다. 2. ... 자료 관찰 표 5-2 그림 5-4 맵으로부터 읽은 최소 SOP: X = DC + BD 두 곱의 항을 D로 인수분해하면: X = D(C+B) (그림 5-5를 회로로 구성한 것) (
    리포트 | 6페이지 | 1,000원 | 등록일 2020.03.05 | 수정일 2020.03.12
  • 워드파일 (완전 세세한 정리, 끝판왕) 시립대 전전설2 5주차 Lab05 예비 레포트 Combinational Logic 2, 전자전기컴퓨터설계실험2,
    배경 이론 조합논리 회로 조합논리 회로는 입력에 의해 출력이 결정되는 회로로, 논리 게이트(AND, OR, NOT)로만 구성되면 플립플롭과 같은 기억소자는 포함되지 않는 회로를 뜻한다 ... 실험 목적 본 실험에서는 Encoder/Decoder, Mux/Demux인 조합회로를 Verilog HDL 언어를 사용하여 설계 실험하고자 한다. 2. ... 전자전기컴퓨터공학부 설계 실험2 Pre La-05 Combinational Logic 1 실 험 날 짜 학 번 이 름 목차 1.
    리포트 | 19페이지 | 2,000원 | 등록일 2020.07.27 | 수정일 2020.09.24
  • 워드파일 서강대학교 디지털논리회로실험_2 Digital logic gate
    실제 회로설계 PCB 제작에서는 CMOS의 경우 사용하지 않는 gate때문에 오작동을 일으킬 수 있으므로, LOW또는 HIGH의 값을 연결해주는 것이 좋다. 74LS20의 경우 ... Capacitive load는 논리회로의 delay와 소비전력을 중가 시킨다. 아래 표는 CMOS 계열과 TTL계열의 연결을 고려하기위한 입력 출력 LEVEL들을 보여준다. ... 막아준다. (4) 회로를 minimization하면 실제적인 회로 설계에서 어떤 장점들이 있는가?
    리포트 | 21페이지 | 1,000원 | 등록일 2020.08.12
  • 워드파일 서강대학교 디지털논리회로실험 레포트 3주차
    -표시장치(display devices)의 동작원리를 이해한다. 3.이론 1) Combinational circuit design Combinational 논리 회로 설계의 기본이 ... 디지털 논리회로 실험 결과 보고서 3주차 Decoders and Encoders ... -회로를 minimization 하게 되면 같은 기능을 수행하는 회로설계하더라도 더 적은 gate수, 더 적은 면적을 가지고 회로설계할 수 있다.
    리포트 | 12페이지 | 1,000원 | 등록일 2020.08.12 | 수정일 2020.08.26
  • 워드파일 10. 7-segment / Decoder 회로 설계 예비보고서 - [아날로그디지털회로설계실습 A+ 인증]
    아날로그 디지털 회로 설계 실습 -실습 10 예비보고서- 7-segment / Decoder 회로 설계 소속 중앙대학교 전자전기공학부 담당 교수님 *** 교수님 제출일 2021.11.18 ... 참고 자료 : 실습 교재 이론부, Digital Design 4 Ed. 2. 실습 목적 - 7-segment 와 Decoder 를 이해하고 관련 회로설계한다. 3. ... 따라서 LT, BI, RBI 값에 모두 Vdd 를 연결해주며 7개의 segment 가 모두 점등, 소등된 상태가 아닌 스위치에 따라 원하는 결과값을 도출할 수 있게 회로설계하였다.
    리포트 | 12페이지 | 1,000원 | 등록일 2022.11.01 | 수정일 2023.01.03
  • 워드파일 서울시립대 전전설2 Lab-01 결과리포트 (2020 최신)
    배경이론 사전조사 디지털 설계는 다양한 장점이 있다. 1에 대응하는 high값, 0에 대응하는 low값만 중요하기 때문에 전류나 전압값이 정확해야 할 필요가 전혀 없다. ... 실험목적 디지털 설계의 장점과 TTL gate의 특성을 이해하고 OR gate, XOR gate, 가산기 등 여러 논리회로를 디자인한 후 실제로 설계하여 실험능력을 함양한다. 2. ... 따라서 필요한 저항 = (5V – 2V) / 0.01A = 300Ω 이다. - 1-bit 반가산기(half adder)와 전가산기(full adder)에 대하여 논리회로 동작을
    리포트 | 15페이지 | 1,500원 | 등록일 2021.09.10
  • 한글파일 전자전기컴퓨터설계실험2(전전설2) (4) Arithmetic Logic and Comparator
    실험 목적 본 레포트에서는 베릴로그 HDL을 사용하여 조합 논리설계 실험한다. ... 실험 이론 2.1. Adder 가산기란 덧셈 연산을 수행하는 논리 회로이며 디지털 회로, 조합 회로의 하나이다. ... 산술 연산 논리와 비교기에 대해 행위수준 모델링 또는 module instatiation을 이용한 구조적 설계 등을 실험하고, 설계논리를 시뮬레이션하기 위한 테스트 벤치를 작성한
    리포트 | 54페이지 | 2,000원 | 등록일 2019.10.12 | 수정일 2021.04.29
  • 워드파일 서강대학교 디지털논리회로실험 레포트 7주차
    이론 3-1) counters Counter는 그림 1과 같이 clock에 의해 단일 cycle을 반복적으로 수행하는 순차 논리회로이다. ... 7주차 결과레포트 Counter와 state machine 설계 1. 실험 제목: counters와 state machine 설계 2. ... STEP 8) 이 회로는 어떤 기능을 수행하는지 위 관찰 내용과 FTC의 datasheet를 근거로 기술하시오. 또한 비동기 counter와 동작 구조를 비교하시오.
    리포트 | 26페이지 | 1,000원 | 등록일 2020.08.12 | 수정일 2020.08.26
  • 한글파일 [A+보고서] 회로실험 CMOS-TTL Interface 결과 보고서
    설계 고찰 (1) 실험 결과에서 본 CMOS의 TTL interface의 원리를 설명하라. ... CMOS-TTL Interface 회로실험2 2주차 결과보고서 ? ... TTL은 트랜지스터와 트랜지스터를 조합한 논리회로이고, CMOS 반도체 집적 기술이 발달하기 전에 보편적으로 사용된 기술이다.
    리포트 | 6페이지 | 2,000원 | 등록일 2022.12.22 | 수정일 2023.01.02
  • 워드파일 시립대 전전설2 Velilog 결과리포트 2주차
    Name submit date 목록 실험 목적 배경 이론 실험 장비 실험 결과 결론 토의 참고 문헌 1. ... AND 게이트와 반가산기는 익숙한 논리회로라 무리 없이 만들 수 있었다. 하지만 프로그램이 오류없이 구동되는 데까지 시간이 많이 걸렸다. ... 배경 이론 1) Xilinx ISE의 특징 (1) Xilinx 디바이스 제어용 소프트웨어 (2) 설계, 컴파일, 시뮬레이션, 프로그램 지원 (3) 설계 파일을 프로젝트화해서 관리 (
    리포트 | 9페이지 | 1,000원 | 등록일 2021.04.16
  • 워드파일 서울시립대 전전설2 Lab-01 예비리포트 (2020 최신)
    배경이론 사전조사 디지털 설계는 다양한 장점이 있다. 1에 대응하는 high값, 0에 대응하는 low값만 중요하기 때문에 전류나 전압값이 정확해야 할 필요가 전혀 없다. ... 실험목적 디지털 설계의 장점과 TTL gate의 특성을 이해하고 OR gate, XOR gate, 가산기 등 여러 논리회로를 디자인한 후 실제로 설계하여 실험능력을 함양한다. 2. ... 디지털 설계의 방식에는 크게 두 가지가 있다. 먼저, Standard logic IC를 이용하는 경우 비교적 간단한 논리 회로를 구현할 수 있다.
    리포트 | 9페이지 | 1,500원 | 등록일 2021.09.10
  • 워드파일 서강대학교 디지털논리회로실험 레포트 6주차
    이론 1) sequential 회로 : 순차 논리 회로(sequential)는 그 출력이 현재 입력 뿐만 아니라 이전 상태들의 영향을 받는 논리회로를 말한다. ... Simulation은 회로설계과정에서 대상 회로가 의도한대로 동작하는 지 여부를 확인할 수 있는 기능이다. ... time의 정의를 파악하고 이 parameter가 순차 논리회로 설계에 어떻게 영향을 미치는지 알아보자.
    리포트 | 19페이지 | 1,000원 | 등록일 2020.08.12 | 수정일 2020.08.26
  • 한글파일 홍익대학교 집적회로 최종 프로젝트
    < CAD Assignment #2 > 1. 1비트 전가산기 논리회로 분석 변환 Fig. 1 1) NAND게이트, NOR게이트 인버터만 layout할 수 있는 Microwind ... 프로그램 특성상 회로도를 구성하고 있는 XOR게이트, AND게이트, OR게이트를 모두 다 NAND게이트, NOR게이트, 인버터로 구성된 회로도로 바꿔 줘야 함. 2) Cout을 구성하는 ... 1 1 1 Cout 1 0 0 0 1 0 1 1 ↓ ↓ ↓ ↓ 0 1 0 1 S 1 0 1 1 0 1 0 0 ↓ ↓ ↓ ↓ ↓ ↓ 0 1 0 1 0 1 Table. 3 6) 실제 이론
    리포트 | 18페이지 | 5,000원 | 등록일 2023.09.04
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업