(예비레포트) 전자회로 설계 및 실습 Push-Pull Amplifier 설계 실험11
- 최초 등록일
- 2020.04.13
- 최종 저작일
- 2020.04
- 7페이지/ 한컴오피스
- 가격 3,600원
소개글
"(예비레포트)_전자회로 설계 및 실습_Push-Pull Amplifier 설계_실험11"에 대한 내용입니다.
목차
1. 목적
2. 준비물 및 유의사항
3. 설계실습 계획서
1) Classic Push-Pull Amplifier 특성
2) Feedback loop와 OP-amp를 이용한 Push-Pull Amplifier 특성
3) Push-Pull Amplifier Power dissipation
본문내용
위 왼쪽 회로와 같이 설계한 Push-Pull Amplifier에서 RL = 100 Ω, VCC = 12 V로 하여, Dead zone과 Crossover distortion을 확인하려고 한다.
(A) 그림 1(a)회로를 simulation하기 위한 PSpice schematic을 그리되, BJT를 제외하고 부하저항을 100Ω으로 놓고, Simulation Profile에서 Analysis type을 DC Sweep으로 설정하고서 DC 전압원의 값을 –12 V에서 +12 V까지 0.001 V의 증분으로 증가시킴에 따라 부하저항 양단의 출력전압이 어떻게 변하는지를 보여주는 입출력 transfer characteristic curve를 확인하라.
<중 략>
- 입력전압에 따라 출력전압이 증가하다가 출력전압이 0인 구간이 생기고, 후에 다시 출력전압이 증가하는 모습을 보인다.
(B) 단계 (A)에서 얻어진 transfer characteristic curve를 보면 입력전압의 절댓값이 특정전압 이상이 되지 않으면 출력전압이 0에서 미동도 하지 않는 Dead zone이 보인다. 이러한 현상이 발생하는 이유를 설명하라.
- Push-Pull 증폭기는 NPN BJT와 PNP BJT, 2개의 BJT로 구성되는데, Dead zone이 발생하는 구간, 즉 입력전압이 –VEBP<VI<VBEN일 때 NPN BJT와 PNP BJT가 모두 Cut-Off 모드로 동작하므로 출력전압이 입력전압에 상관없이 VO=0이 되기 때문이다.
참고 자료
없음