논리회로설계실험 2주차 XNOR gate 설계
- 최초 등록일
- 2023.09.11
- 최종 저작일
- 2023.06
- 5페이지/ MS 워드
- 가격 3,000원
목차
1. Objective of the Experiment
2. Theoretical Approach
3. Verilog Implementations
4. Resul
5. Conclusion
본문내용
1) Objective of the Experiment(실험 목적)
이번 실험의 목적은 Truth table과 Boolean expression으로 나타내고 Verilog 코드를 구현하는 3가지 방식인 Behavioral modeling, Gate-level modeling, Dataflow modeling을 이용하여 XNOR gate를 구현하는 것이다. XNOR gate를 구현할 때, W2 강의에서 배운 NOR gate의 세 가지 방식 구현방법과 skeleton code를 참고하였다. 이후 Modelsim 소프트웨어를 사용하여 구현한 gate가 잘 작동하는지 Test bench code를 이용하여 파형을 확인함으로써 검증할 수 있다.
2) Theoretical Approach(이론)
2.1 Truth table
XNOR gate는 A와 B가 서로 같은 값일 때 TRUE, 즉 1을 Output으로 출력한다. 즉 A=0, B=0 혹은 A=1, B=1 일 경우에는 1을 출력하고, 나머지 경우인 A=0, B=1 이거나 A=1, B=0 인 경우에는 0을 출력하게 된다. 따라서 이를 바탕으로 Truth table, 진리표를 작성하게 되면 아래의 표와 같다.
2.2 Boolean Expression
XNOR gate는 XOR gate의 출력 값에 NOT gate를 추가함으로써 De Morgan’s law를 이용하여 Boolean expression으로 나타낼 수 있다.
참고 자료
없음