[전기회로설계실습 결과보고서] 전원의 출력저항, DMM의 입력저항 측정회로 설계
- 최초 등록일
- 2020.12.24
- 최종 저작일
- 2020.09
- 13페이지/ MS 워드
- 가격 2,000원
소개글
중앙대학교 2학년 2학기 전기회로설계실습 '전원의 출력저항, DMM의 입력저항 측정회로 설계 결과보고서'입니다. 2020년 개정 기준으로 작성되었고 매우 자세하게 작성했으며 보고서 부분에서 분반 1등을 기록할 만큼 정성을 기울인 보고서입니다.
전기회로설계실습 결과보고서 외에도 회로이론 및 관련 실험실습 과목에서 심층적인 이해를 원하시는 분들이 학습하기에도 매우 좋은 자료라고 자신할 수 있습니다.
목차
0. 요약
1. 서론
2. 실험결과
3. 결론
4. 감사의 글
본문내용
건전지의 출력저항을 측정하는 회로를 설계했다. 건전지의 전압을 측정했을 때 6.48 V를 얻었으며 오차율은 8%였고 10 Ω 저항의 크기를 측정하였을 때 11.1 Ω을 얻었으며 오차율은 11%로 두 측정 모두 상당히 크게 나타났다. 건전지의 내부저항(출력저항)을 측정하기 위해 설계한 회로를 통해 내부저항을 계산했을 때 0.0935 Ω을 얻었으며 이는 해당 회로에서는 무시할 만큼 작은 수치임을 이해했다. DC Power Supply에서 Limit 값에 대해 이해할 수 있었다. 최대전류를 50 mA로 제한하였을 때 기존의 CV 상태에서 10 V였던 전압이 최대전류가 CC 상태로 유지되며 5 V로 강하되었다. 전류 제한을 1.01 A 까지 늘리게 되면 다시 CV 상태의 10 V 전압을 표시했다. DC power supply의 output1을 5 V, output2를 10 V로 조정하고. output1, 2의 (-)단자를 점퍼선으로 연결하고 DMM으로 Output1, 2의 (+)단자 사이의 전압을 측정했을 때 이론값과 일치하는 -5.00 V를 얻었다. Output1의 (-)단자와 output2의 (+)단자를 연결하고 Output2의 (+)단자를 기준점으로 한 output2의 (-)단자의 전압을 측정했을 때 -10.01 V 측정값과 -0.1%의 오차율을 확인할 수 있었다. 이 상태에서 점퍼선으로 연결된 단자를 기준점으로 한 output1 (+)단자의 전압, output1 (-)단자의 전압을 각각 측정하였을 때 5.00 V(오차율 0%), 0.046mA(이론값 0)임을 확인했다. DMM의 입력저항을 측정하는 회로를 설계했다. 각 저항들의 측정값을 확인한 후에 DMM을 단일저항에 직렬연결하여 DMM 양단에 측정되는 전위차를 이용해 내부저항(입력저항)을 계산하면 10.014 ㏁이었고 data-sheet에 적힌 값과 매우 근접했다.
참고 자료
중앙대 전전 - 전기회로설계실습
알렉산더 - fundamentals of electric circuits