• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

예비 CMOS회로의 전기적 특성

*종*
개인인증판매자스토어
최초 등록일
2013.12.26
최종 저작일
2013.09
5페이지/한글파일 한컴오피스
가격 1,500원 할인쿠폰받기
다운로드
장바구니

소개글

2013년도 2학기 논리회로 실험 입니다.
소스 참고 없이 직접 작성한 보고서 입니다.
특히 breadboard 결선도에 많은 공을 들였습니다.

2013-2학기 실험 반 전체 1등 보고서입니다.

목차

1. 실험목적
2. 실험이론
3. 실험부품
4. 실험과정 및 예상 결과
5. 회로 결선도

본문내용

1. 실험목적
- CMOS 회로의 전기적 특성 이해

2. 실험이론

Logic level
: 논리 조건(긍정 또는 부정)을 수치로 표시한 것으로 논리 대수에서는 긍정을 1, 부정을 0으로 한다. 전기 분야에서는 긍정을 일정값 V로, 부정을 0으로 하기도 하고 긍정을 V, 부정을 -V로 하기도 있다.

Noise margin
: 논리 회로의 동작을 방해하지 않는 외부 잡음의 허용 값으로 출력 전압이 입력 전압보다 여유가 있는 안정한 값으로 출력되는 것(noise margin만큼 잡음이 발생하여도 논리값에 영향을 주지 않는다).

Schmitt-trigger
: 불확실한(abnormal)영역의 전압값 때문에 디지털 회로가 정확하게 동작하는데 어려움이 있다. 때문에 이 영역을 확실한 전압값으로 변환하기 위해 필요한 것이 슈미트 트리거(Schmitt trigger) 이다.

참고 자료

없음
*종*
판매자 유형Bronze개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

더보기
최근 본 자료더보기
탑툰 이벤트
예비 CMOS회로의 전기적 특성
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업