• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

아주대학교 논리회로실험 / 2번 실험 예비보고서

멋진아재
개인인증판매자스토어
최초 등록일
2021.07.20
최종 저작일
2020.09
7페이지/한글파일 한컴오피스
가격 1,000원 할인쿠폰받기
다운로드
장바구니

소개글

"아주대학교 논리회로실험 / 2번 실험 예비보고서"에 대한 내용입니다.

목차

1. 실험 목적
2. 실험 이론
3. 실험 도구 및 소자
4. 회로 결선도
5. 실험 과정
6. 실험 예상 결과
7. 참고 문헌

본문내용

1. 실험 목적
1. CMOS 회로의 전기적 특성에 대해 이해한다.
2. 천이시간 (Transition Time)에 대해 확인하고 실험한다.
3. 전달지연 (Proopagation Delay)에 대하여 확인하고 실험한다.
4. CMOS의 전기적 동작 중 내부 저항 값을 확인하고 실험한다.

2. 실험 이론
논리소자의 Logic Level 판별방식
논리소자에는 H, L의 값을 범위를 이용해서 구분한다.
이를 State noise margin이라고 한다.

<중 략>

실험 4 : CMOS의 AC 특성 확인
1. 마찬가지로 DataSheet에 5V 기준값이 없다. 이에 위와 같이 4.5V를 기준으로 생각해보면 tpd(propagation delay)가 4.5V일 때 10ns라는 정보를 확인할 수 있다.

2. Ch1이 4번 핀에 연결되어 있고 Ch2가 8번 핀에 연결되어 있으며, 그 사이에 4개의 gate가 있다고 생각할 수 있으므로 10x4=40ns의 지연 시간 (propagation delay)이 걸릴 것이다.

참고 자료

아주대학교 논리회로 강의노트 (2019)
아주대학교 논리회로 실험 강의 노트 (2020)
임석구 외 1인 공저, 『디지털 논리회로 (이론, 실습, 시뮬레이션)』, 제 3판, 2015
ALLDATASHEET, (2020.09.07.), (2020.09.07.), http://www.alldatasheet.com/datasheet-pdf/pdf/15520/PHILIPS
멋진아재
판매자 유형Gold개인인증
소개
우중 비행선을 타던 너~
전문분야
등록된 전문분야가 없습니다.
판매자 정보
학교정보
비공개
직장정보
비공개
자격증
  • 비공개

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

더보기
최근 본 자료더보기
탑툰 이벤트
아주대학교 논리회로실험 / 2번 실험 예비보고서
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업