디지털회로설계 FPGA와 Sea Of Gates
- 최초 등록일
- 2013.02.11
- 최종 저작일
- 2012.12
- 8페이지/ 한컴오피스
- 가격 2,000원
소개글
디지털회로설계
목차
없음
본문내용
FPGA
필드 프로그램 가능 게이트 배열(FPGA)은 현대의 공정에서 IC를 구성하기 위해 높은 회로 밀도를 사용한다. 그리고 그 이름이 나타내는 바와 같이 완전하게 제품이 출하 EH는 현장에서 사용된 후에도 프로그램이 가능하다. 두 가지 기본적인 종류가 존재한다. 첫 번째는 상호 연결을 영구히 프로그램하고 논리를 개인화하기 위해 퓨즈나 안티퓨즈와 같은 특별한 공정 선택사항을 사용한다. 이들은 한번만 프로그램 가능하다. 두 번째 형태는 배선과 논리 기능을 조정하기 위해 작은 정적인 RAM 셀을 이용한다. 일반적으로 FPGA는 프로그램 가능한 배선 자원으로 둘러 쌓인 논리 셀의 배열로 이루어진다.
<중 략>
그들의 시스템온칩 기술에서의 사용 이외에 고정된 기능 칩에 재프로그램 가능한 논리의 영역을 제공하기 위해 주문형 칩에 사용될 수 있는 GA/SOG 기술을 검토할 가치가 있다. 기본적인 GA/SOG 접근 방법이 그림 8.25에 보인다. nMOS와 pMOS 트랜지스터의 행이 칩 영역 전체에 걸쳐 배열된다. 각각의 논리 행은 n행과 p행으로 구성된다. 게이트 배열은 트랜지스터의 배열이 연속적이지 않고 메모리와 같은 특정한 응용의 경제구현을 위해 트랜지스터가 각각 다른 크기로 무리지어질 수 있다는 점에서 SOG와 다르다.
그림8.26(a)는 연속적인 트랜지스터의 행으로 특징지어지는 SOG구조를 보여준다. 그림 8.26(b)는 세 트랜지스터 쌍의 그룹을 사용하는 게이트 배열구조를 보여준다. SOG구조가 트랜지스터의 연속적인 배열이기 때문에 트랜지스터 그룹의 분리를 허용해야 한다. nMOS트랜지스터의 게이트를 접지하거나 pMOS 트랜지스터의 게이트를 VDD통로에 연결하는 것으로 격리할 수 있다.
참고 자료
없음