가산기의 구조와 회로도
- 최초 등록일
- 2007.11.13
- 최종 저작일
- 2007.11
- 4페이지/ 한컴오피스
- 가격 1,000원
소개글
가산기에 대한 기초 학습과 레포트 자료로 사용할 수 있습니다.
목차
I. 가산기
A. 반가산기
B. 전가산기
Ⅱ. 가산기의 예제 문제
본문내용
I. 가산기
가산기란 두 개 이상의 수를 입력하여 이들의 합을 출력으로 나타내는 회로이다. 컴퓨터 연산 장치를 구성하는 요소 중의 하나로서 전가산기와 반가산기의 2가지 종류가 있다. 출력은 합(S, sum)과 자리 올림수(C, carry)로 구성된다.
A. 반가산기
1. 반가산기란?
입력 변수인 두 개의 이진수를 더하여 합과 자리 올림 수를 산출하는 회로로 가산기의 일부를 이루는 장치이다.
2. 진리표
입력
출력
x
y
C
S
0
0
0
0
0
1
0
1
1
0
0
1
1
1
1
0
3. 부울 함수
S = x`y + xy` = x ⊕ y
C = xy
4. 회로도
*회로도
*기본 게이트로만 구성한 회로도
5. 심볼
A. 전가산기
1. 전가산기란? 세 개의 입력 단자와 두개의 출력 단자를 갖고, 입력 신호의 합과 자리 올림 수를 출력 신호로 나타내는 논리회로
2. 진리표
I. 가산기의 예제 문제
* 다음은 전가산기(full adder)의 블록도이다. 물음에 답하시오.
1. 위 그림과 같은 전가산기의 진리표를 완성하고, 출력 캐리 Co에 대한 카 르노도(Karnaugh map)를 작성하여 최적화된 논리식을 구하시오.
<진리표> <카르노도>
참고 자료
없음