• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

[A+] 디지털공학실험 JK 플립 플롭

reborn
개인인증판매자스토어
최초 등록일
2023.11.08
최종 저작일
2023.11
7페이지/워드파일 MS 워드
가격 2,000원 할인쿠폰받기
다운로드
장바구니

목차

Ⅰ. 실험 개요 및 목적
Ⅱ. 실험 기구
Ⅲ. 관련 이론
Ⅳ. 실험 방법

본문내용

JK 플립 플롭
Ⅰ. 실험 개요 및 목적
 동기 및 비동기 입력 방식을 포함한 JK 플립플롭의 다양한 구성에 대한 시험
 토글 모드에서 주파수 분할 특성 관찰
 JK 플립플롭의 전달 지연 특성 측정

Ⅱ. 실험 기구
 7476 dual J-K
 LED 적색, 녹색,황색 각 1개
 330Ω 3개
 1.0K Ω 4개
 4비트 DIP 스위치 1개

Ⅲ. 관련 이론
D 플립플롭 : D 플립플롭은 클럭의 액티브한 에지에서만 상태가 변경되는 에지-트리거 소자이다. 셋과 리셋만 가능하며 래치로 사용할 수 없다.
SR 플립플롭: SR 플립플롭은 입력 조건에 제한이 있다. (S,R =1 , Q = undefined)
JK 플립플롭: JK 플립플롭은 클럭드 S-R 플립플롭과 기본적으로 유사하며, 상태를 반대로 변환하는 토글 모드를 가진다.
PRE와 CLEAR는 비동기 입력으로 CLK, JK입력에 상관없이 출력에 영향을 준다.
PRE는 셋을하고, CLEAR는 리셋을 한다.
예를 들어 PRE = 1이면 Q = 1, CLEAR = 1이면 Q = 0이 된다.
둘다 0이면 JK의 동기입력에 따른 출력 Q가 나오지만
반면 둘다 1이면 Q의 상태를 알수 없다.

Ⅳ. 실험 방법
실험순서1. (PRE와 CLR 입력 관찰)
1. 그림 17-2(a)와 같이 회로를 구성한다.
2. PRE와 CLR에 HIGH (비활성 레벨)을 설정한다.
3. J 단자에 논리 1을, K 단자에는 논리 0을 연결하여 셋 모드로 설정한다.
4. 클럭을 LOW (not active)로 놓고 PRE와 CLR에 각각 논리 0을 동시에 설정하여 이들이 미치는 영향을 검사한다.
5. Preset과 Clear 입력이 동기인지 비동기인지 확인한다

참고 자료

없음
reborn
판매자 유형Diamond개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

  • 한글파일 VHDL 실습 (D-FF, JK-FF, 8-bit counter) 예비 5페이지
    디지털공학실험 ? ... 그림 4-6(a)를 보면 PR 단자와 CLR 단자가 추가되어 있는데 JK ... JK 플립플롭 JK 플립플롭은 RS 플립플롭을 개선한 것으로 RS 플립플롭에서
  • 한글파일 [기초전자회로실험1] "D latch and D flip-flop, J-K flip-flop" 예비보고서 8페이지
    바탕으로 작성되었으며, 보고서 평가 A+ 기초전자회로실험1 과목 A+ 받은 ... ://www.ktword.co.kr/index.php ) ▶ 디지털공학실험 ... J-K Flip-Flop JK플립플롭 Timing diagram SR플립플롭
  • 한글파일 시립대 전전설2 Velilog 결과리포트 6주차 14페이지
    반면 플립 플롭은 클럭 신호가 0에서 1로 변화되는 시점에만 출력 값이 변하게 ... Verilog HDL 실습 6주차 결과 리포트 Major 전자전기컴퓨터공학부 ... (JK FlipFliop은 SR FlipFlop의 단점을 보완한 회로이다)
  • 한글파일 [기초전자회로실험2] Verilog 언어를 이용한 Sequential Logic 설계 예비레포트 7페이지
    바탕으로 작성되었으며, 보고서 평가 A+ 기초전자회로실험 과목 A+ 받은 ... (http://www.ktword.co.kr/index.php ) ▶ 디지털공학실험 ... J-K Flip-Flop JK플립플롭 Timing diagram SR플립플롭
  • 한글파일 jk플립플롭 6페이지
    카운터 1~9 이 번 시간은 디지털공학시간에 배운 카운터 내용을 실제로 회로실험 ... 되자마자 곧바로 NAND 게이트의 출력이 0으로 될 것이며, 따라서 모든 플롭플롭들의 ... J,K에 대해 입력을 다 집어 넣는다 그리고 이제 회로를 구동시킬려면 +,
더보기
최근 본 자료더보기
탑툰 이벤트
[A+] 디지털공학실험 JK 플립 플롭
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업