[예비보고서]중앙대학교 아날로그및디지털회로설계실습 신호발생기
- 최초 등록일
- 2023.06.23
- 최종 저작일
- 2022.09
- 6페이지/ 어도비 PDF
- 가격 1,000원
소개글
"[예비보고서]중앙대학교 아날로그및디지털회로설계실습 신호발생기"에 대한 내용입니다.
목차
1. 실습 목적
2. 실습 준비물
3. 설계실습 계획서
1) 4-3-1 신호발생기 설계
2) 4-3-1 Wien bridge Oscillator 설계
본문내용
4-1. 실습 목적
Wien bridge RC 발진기를 이용하여 신호 발생기를 설계, 제작, 측정하며 그 동작을 확인한다.
4-2. 실습 준비물
부품
Op amp. (UA741CN) : 1개
다이오드 1N4001 : 2개
가변저항 10 KΩ : 6개
커패시터 100nF, ceramic disk : 2개
사용장비
오실로스코프(Oscilloscope) : 1대
브레드보드(Bread board) : 1개
파워서플라이(Power supply) : 1대
점퍼선 : 다수
4-3. 설계실습 계획서
4-3-1 신호발생기 설계
(A) 그림 4-1에 주어진 Wien bridge 회로에서 V+와 V-의 관계식을 구하시오. 이 관계식을 이용하여 1.63 kHz에서 발진하는 Wien bridge 회로를 설계하시오.
<중 략>
다이오드 달기 전과 후의 Simulation을 비교해보면 다이오드를 달게 됨으로써 안정적으로 인 가 전압 15 V가 가 다시 출력되는 것을 확인할 수 있다. Op amp는 이득이 1보다 큰 경우 왜곡된 파형을 보이게 되는데 이를 해결할 수 있었고, 실험 시에는 다이오드를 달고 안정된 Wien Bridge를 구현하여 실험할 필요성이 있다. 다이오드 중 하나가 Forward bias됨으로써 Feedback 저항과 OP amp의 이득을 감소시키는 반면, 소신호에서의 이득은 다이오드에 영향 을 받지 않기 때문이다.
참고 자료
없음