• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

[A+보고서] 회로실험 CMOS-TTL Interface 결과 보고서

하호호
개인인증판매자스토어
최초 등록일
2022.12.22
최종 저작일
2022.09
6페이지/한글파일 한컴오피스
가격 2,000원 할인쿠폰받기
다운로드
장바구니

소개글

"회로실험 CMOS-TTL Interface 결과 보고서"에 대한 내용입니다.

목차

1. 실험 결과
2. 실험 결과 분석
3. 설계 및 고찰

본문내용

- 실험 (1)
CMOS를 이용해 2입력 NOR 게이트를 구성하였다. NOR 게이트는 이론에 나온 것처럼 두 개의 입력이 모두 low일 때 출력이 high 상태가 된다. 따라서 이론값은 [A: 0V / B: 0V], [A: 0V / B: 5V], [A: 5V / B: 0V], [A: 5V / B: 5V]일 때, 각각 5, 0, 0, 0이 나올 것이고,
[A: 0V / B: 0V], [A: 0V / B: 10V], [A: 10V / B: 0V], [A: 10V / B: 10V]일 때, 각각 10, 0, 0, 0이 나올 것이다.
회로를 구성하고 측정한 결과 이론값에 매우 근접한 수치가 나왔다. 실험 (1)을 보면 이론값과 측정값이 매우 근사하게 나타났다. 회로 구성과 측정이 올바르게 잘 된 것으로 판단된다.

실험 결과를 통해 CMOS NOR 게이트 회로는 두 개의 입력이 모두 low이면 p-channel FET는 on되고, n-channel FET는 off되어 출력은 high가 되고, 두 개의 입력 중 어느 하나가 high가 되면 그 입력에 연결된 p-channel FET는 off, n-channel FET는 on되어 출력은 low 상태가 된다.

참고 자료

없음
하호호
판매자 유형Bronze개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

더보기
최근 본 자료더보기
탑툰 이벤트
[A+보고서] 회로실험 CMOS-TTL Interface 결과 보고서
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업