시립대 전자전기컴퓨터설계실험1 10주차 결과레포트
- 최초 등록일
- 2016.03.06
- 최종 저작일
- 2015.05
- 28페이지/ MS 워드
- 가격 2,500원
소개글
서울시립대 전자전기컴퓨터설계실험1 10주차 결과레포트입니다.
목차
1. 서론
(1) 실험 목적
(2) 이론적 배경
2. 실험장비 및 부품
3. 실험결과
4. 토론
5. 결론
6. 참고문헌
본문내용
토론
1번 실험은 RC 회로에 구형파를 인가하고 저항의 변화에 따른 그래프 변화를 관찰해보는 실험이었다. 실험은 쉽게 진행되었고 실험 결과도 pspice에서 미리 해본 것과 비슷한 그래프 모양이 나왔다. 하지만 실험에서 오실로스코프의 ‘커서’기능을 이용해서 시정수를 구했어야 했는데 그래프 모양에만 집중하다 보니까 각 저항값의 변화에 따른 시정수의 구체적인 값의 변화는 확인하지 못했다. 하지만 그래프의 개형은 이론이나 실험에서 관찰한 개형이나 거의 같게 나왔다. 이론상으로 시정수는 R이 1kΩ, 2kΩ, 3kΩ으로 변함에 따라 2.2ms, 4.4ms, 6.6ms로 변했고 그에 맞춰서 그래프 개형이 그려졌는데 실험결과의 그래프 개형도 마찬가지였다. 실험결과의 시정수 값도 이론과 크게 다르지 않을 거라는 것을 생각할 수 있었다.
2번 실험은 1번 실험과 비슷하게 RL 회로에 구형파를 인가하고 저항의 변화에 따른 그래프 변화를 관찰해보는 실험이었다. 시정수는 RC일 때와 RL일 때가 다르기 때문에 그래프 개형이 다르게 나타날 것이라는 것을 예상했다. 예비레포트를 작성할 때는 주파수를 15kHz로 해서 pspice로 구현해야하는데 15Hz로 잘못봐서 개형이 약간 엉뚱하게 나왔다. 하지만, 실제 실험에서는 다행히 15kHz인 것을 알고 제대로 진행을 하게 되었다. RC회로에서와 다른 점은 RC회로에서는 capacity의 전압을 측정했는데 RL회로는 회로에 흐르는 전류의 개형을 측정해야 했다.
참고 자료
http://snslab.cju.ac.kr/?document_srl=50732
http://tuwlab.com/ece/4074
http://www.ktword.co.kr/abbr_view.php?nav=2&m_temp1=4407&id=196
http://blog.naver.com/PostView.nhn?blogId=sparklim&logNo=150013089204